基于无载频脉冲雷达信号的高速数字采样方法与实现

TN958.4; 该文针对无载频脉冲雷达信号周期重复性的特点,提出了一种全新的高速数字采样方法和原理.该方法利用FPGA的差分比较器端口构成高速1 bit量化器,采用FPGA内部多相位时钟,对1 bit数据流进行并行交替数字采样,并缓冲编码,从而获得上吉赫兹的等效数字采样率.通过将多个比较电平下的1 bit采样数据进行累积,从而完成高速数字采样过程.在Xilinx的XC2V3000的FPGA中实现了该方法,获得了采样率达1.6 GHz的8 bit等效高速模数转换器功能.该设计方法不仅能够提高等效采样方式的效率,而且与高速实时采样相比,具有低功耗、低成本的优势,在实际中获得了良好的应用....

Full description

Saved in:
Bibliographic Details
Published in雷达学报 Vol. 1; no. 2; pp. 136 - 142
Main Authors 沈绍祥, 叶盛波, 方广有
Format Journal Article
LanguageChinese
Published 中国科学院电子学研究所电磁辐射与探测技术重点实验室 北京 100190 2012
中国科学院研究生院 北京 100049%中国科学院电子学研究所电磁辐射与探测技术重点实验室 北京 100190
Subjects
Online AccessGet full text
ISSN2095-283X
DOI10.3724/SP.J.1300.2012.20022

Cover

More Information
Summary:TN958.4; 该文针对无载频脉冲雷达信号周期重复性的特点,提出了一种全新的高速数字采样方法和原理.该方法利用FPGA的差分比较器端口构成高速1 bit量化器,采用FPGA内部多相位时钟,对1 bit数据流进行并行交替数字采样,并缓冲编码,从而获得上吉赫兹的等效数字采样率.通过将多个比较电平下的1 bit采样数据进行累积,从而完成高速数字采样过程.在Xilinx的XC2V3000的FPGA中实现了该方法,获得了采样率达1.6 GHz的8 bit等效高速模数转换器功能.该设计方法不仅能够提高等效采样方式的效率,而且与高速实时采样相比,具有低功耗、低成本的优势,在实际中获得了良好的应用.
ISSN:2095-283X
DOI:10.3724/SP.J.1300.2012.20022