DIGITAL PHASE AQUISITION WITH DELAY-LOCKED LOOP

A digital phase acquisition clock recovery circuit includes a digital phase-locked loop that employs a truth table decoder to set the actual delay through a plurality of individual delay elements to generate a plurality of clock phase signals approximately equally spaced in time over one reference c...

Full description

Saved in:
Bibliographic Details
Main Authors SODERBERG, PAULMER, M, ELLERSICK, WILLIAM, F, GELLER, WILLIAM, L
Format Patent
LanguageEnglish
French
Published 30.07.1998
Edition6
Subjects
Online AccessGet full text

Cover

Loading…
Abstract A digital phase acquisition clock recovery circuit includes a digital phase-locked loop that employs a truth table decoder to set the actual delay through a plurality of individual delay elements to generate a plurality of clock phase signals approximately equally spaced in time over one reference clock cycle, and a data sampler circuit that generates a plurality of received data samples from an incoming data sample taken at the rising edge of the respective clock phase signals and sychronizes the data samples to reference clock on a bit period-by-bit period basis. A digital phase acquisition circuit includes an edge detector which evaluates the data samples over each bit period to detect the location of a transition between respective adjacent samples, wherein logic is employed to continually determine the "relative quality" of each data sample, based upon its sampling time being furthest from a detected edge transition. The data sample phase associated with the highest relative quality value integrated over time is then used to recover the incoming (i.e., optimally phased) data signal. La présente invention porte sur un circuit de récupération de rythme pour l'acquisition en phase de signaux numériques, comprenant une boucle numérique à retard de phase mettant en oeuvre un décodeur de table de vérité pour fixer le retard réel par l'intermédiaire d'une série de circuits de retard individuels afin de générer plusieurs signaux de phase d'horloge à espacement dans le temps à peu près égal pendant un cycle d'horloge de référence, ains qu'un circuit d'échantillonnage de données, lequel génère une série d'échantillons de données reçus en provenance d'un échantillon de données d'arrivée, prélevé sur le front montant des signaux de phase d'horloge respectifs, et synchronise les échantillons de données par rapport à l'horloge de référence sur une base période binaire par période binaire. Un circuit d'acquisition en phase de signaux numériques comprend un détecteur de fronts qui évalue les échantillons de données sur chaque période binaire pour localiser un espace transition entre échantillons voisins dans lequel la logique puisse intervenir dans la détermination en continu de la "qualité relative" de chaque échantillon de données, et ce sur une base selon laquelle le moment d'échantillonnage est le plus éloigné possible d'une transition entre fronts qui a été repérée. La phase de transmission de l'échantillon de données, associée à la valeur de qualité relative la plus élevée intégrée dans le temps, est ensuite utilisée pour récupérer le signal de données entrant (c'est-à-dire en phase optimale).
AbstractList A digital phase acquisition clock recovery circuit includes a digital phase-locked loop that employs a truth table decoder to set the actual delay through a plurality of individual delay elements to generate a plurality of clock phase signals approximately equally spaced in time over one reference clock cycle, and a data sampler circuit that generates a plurality of received data samples from an incoming data sample taken at the rising edge of the respective clock phase signals and sychronizes the data samples to reference clock on a bit period-by-bit period basis. A digital phase acquisition circuit includes an edge detector which evaluates the data samples over each bit period to detect the location of a transition between respective adjacent samples, wherein logic is employed to continually determine the "relative quality" of each data sample, based upon its sampling time being furthest from a detected edge transition. The data sample phase associated with the highest relative quality value integrated over time is then used to recover the incoming (i.e., optimally phased) data signal. La présente invention porte sur un circuit de récupération de rythme pour l'acquisition en phase de signaux numériques, comprenant une boucle numérique à retard de phase mettant en oeuvre un décodeur de table de vérité pour fixer le retard réel par l'intermédiaire d'une série de circuits de retard individuels afin de générer plusieurs signaux de phase d'horloge à espacement dans le temps à peu près égal pendant un cycle d'horloge de référence, ains qu'un circuit d'échantillonnage de données, lequel génère une série d'échantillons de données reçus en provenance d'un échantillon de données d'arrivée, prélevé sur le front montant des signaux de phase d'horloge respectifs, et synchronise les échantillons de données par rapport à l'horloge de référence sur une base période binaire par période binaire. Un circuit d'acquisition en phase de signaux numériques comprend un détecteur de fronts qui évalue les échantillons de données sur chaque période binaire pour localiser un espace transition entre échantillons voisins dans lequel la logique puisse intervenir dans la détermination en continu de la "qualité relative" de chaque échantillon de données, et ce sur une base selon laquelle le moment d'échantillonnage est le plus éloigné possible d'une transition entre fronts qui a été repérée. La phase de transmission de l'échantillon de données, associée à la valeur de qualité relative la plus élevée intégrée dans le temps, est ensuite utilisée pour récupérer le signal de données entrant (c'est-à-dire en phase optimale).
Author SODERBERG, PAULMER, M
ELLERSICK, WILLIAM, F
GELLER, WILLIAM, L
Author_xml – fullname: SODERBERG, PAULMER, M
– fullname: ELLERSICK, WILLIAM, F
– fullname: GELLER, WILLIAM, L
BookMark eNrjYmDJy89L5WTQd_F09wxx9FEI8HAMdlVwDAz1DPYM8fT3Uwj3DPFQcHH1cYzU9fF39nZ1UfDx9w_gYWBNS8wpTuWF0twMCm6uIc4euqkF-fGpxQWJyal5qSXx4f6WFsbGRpZGjobGRCgBALBuJ38
ContentType Patent
DBID EVB
DatabaseName esp@cenet
DatabaseTitleList
Database_xml – sequence: 1
  dbid: EVB
  name: esp@cenet
  url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP
  sourceTypes: Open Access Repository
DeliveryMethod fulltext_linktorsrc
Discipline Medicine
Chemistry
Sciences
DocumentTitleAlternate ACQUISITION EN PHASE DES SIGNAUX NUMERIQUES AVEC UNE BOUCLE A RETARD DE PHASE
Edition 6
ExternalDocumentID WO9833292A1
GroupedDBID EVB
ID FETCH-epo_espacenet_WO9833292A13
IEDL.DBID EVB
IngestDate Fri Jul 19 11:26:14 EDT 2024
IsOpenAccess true
IsPeerReviewed false
IsScholarly false
Language English
French
LinkModel DirectLink
MergedId FETCHMERGED-epo_espacenet_WO9833292A13
Notes Application Number: WO1998US00849
OpenAccessLink https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=19980730&DB=EPODOC&CC=WO&NR=9833292A1
ParticipantIDs epo_espacenet_WO9833292A1
PublicationCentury 1900
PublicationDate 19980730
PublicationDateYYYYMMDD 1998-07-30
PublicationDate_xml – month: 07
  year: 1998
  text: 19980730
  day: 30
PublicationDecade 1990
PublicationYear 1998
RelatedCompanies ERICSSON INC
RelatedCompanies_xml – name: ERICSSON INC
Score 2.4871788
Snippet A digital phase acquisition clock recovery circuit includes a digital phase-locked loop that employs a truth table decoder to set the actual delay through a...
SourceID epo
SourceType Open Access Repository
SubjectTerms ELECTRIC COMMUNICATION TECHNIQUE
ELECTRICITY
TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION
Title DIGITAL PHASE AQUISITION WITH DELAY-LOCKED LOOP
URI https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=19980730&DB=EPODOC&locale=&CC=WO&NR=9833292A1
hasFullText 1
inHoldings 1
isFullTextHit
isPrint
link http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3NT4MwFH9ZplFvOjXOr_RguJERYDAOxLC2CMpWdMzN0zIqJLvMxWH8933gmF701rTJ60f6-t7vtb9XgBsjNyyZW1LVcy1TzS5i1hStpmppOW4ZU0NUVHKHB0MrGJv30-60AYuaC1PlCf2skiOiRknU96I6r1c_QSxWva1cd9IFVr3d-onLlNeaLlbuWIX1XR4LJqhCKeI2ZfjkOj3D0B3dQ6C0g160XSoDf-6XpJTVb4viH8JujMKWxRE0smUL9mn98VoL9gab-24sblRvfQwdFt6FiReROPBGnHiP43AUlvElMgmTgDAeeS9qJOgDZyQSIj4B4vOEBir2PNvOcjYR2zEap9BE8J-dAUnR-7XQi0o1KU2pz51M78m8Kx1bT-25dNrQ_lPM-T9tF3Dwza7DI0a7hGbx_pFdoXkt0utqYb4Aufl6DQ
link.rule.ids 230,309,783,888,25576,76876
linkProvider European Patent Office
linkToHtml http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV1LT4NAEJ401VhvWjXW5x4MN1LCsxyIoSwIlpeW2noiZQtJL7WxGP--A5bqRW-b3WT2kZ2d-Wb3mwW4kwpJZYXKeLEQcl5WELNmaDV5VShwy8gCoqKKOxyEqjuRH2fKrAXLhgtT5wn9rJMjokYx1PeyPq_XP0EsWr-t3PSzJVa93TuJQblFQxerdixHh4YdRzSyOMtC3MaFz4Y-kCRRF00ESnvoYWuVMtgvw4qUsv5tUZwj2I9R2Ko8hla-6kLHaj5e68JBsL3vxuJW9TYn0Kfeg5eYPoldc2wT82nijb0qvkSmXuISavvmK-9H1simxI-i-BSIYyeWy2PP6W6W6TTajVE6gzaC__wcSIber4peVCYwJjNxrufigBUK0zUx0-ZM70HvTzEX_7TdQsdNAj_1vXB0CYffTDs8boQraJfvH_k1mtoyu6kX6QudYn0A
openUrl ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=DIGITAL+PHASE+AQUISITION+WITH+DELAY-LOCKED+LOOP&rft.inventor=SODERBERG%2C+PAULMER%2C+M&rft.inventor=ELLERSICK%2C+WILLIAM%2C+F&rft.inventor=GELLER%2C+WILLIAM%2C+L&rft.date=1998-07-30&rft.externalDBID=A1&rft.externalDocID=WO9833292A1