CLOCK PHASE DETECTOR
The invention relates to a clock phase detector for synchronous data transmission in the receiver of a data transmission system in which, in order to obtain a clock phase criterion from the received signal, two neighbouring main scanning values per symbol duration T and another intermediate scanning...
Saved in:
Main Authors | , |
---|---|
Format | Patent |
Language | English French German |
Published |
06.01.1994
|
Edition | 5 |
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | The invention relates to a clock phase detector for synchronous data transmission in the receiver of a data transmission system in which, in order to obtain a clock phase criterion from the received signal, two neighbouring main scanning values per symbol duration T and another intermediate scanning value midway between the two are formed. The pattern-dependent jitter is to be eliminated from such a clock phase detector. This is achieved by the invention by a modification to the Gardner process which eliminates the effects of neighbouring symbol interference on the clock phase criterion and thus reduces natural jitter.
Dans un détecteur de phases d'horloge servant à la transmission synchrone de données dans le récepteur d'un système de transmission de messages, deux valeurs principales de balayage adjacentes ayant chacune une durée symbolique T, ainsi qu'une valeur intermédiaire supplémentaire de balayage située au milieu de l'intervalle entre les deux valeurs principales, sont formées à partir du signal de réception afin de fournir un critère de phase d'horloge. Afin d'éliminer l'instabilité dépendant de la configuration du signal dans un tel détecteur de phases d'horloge, on modifie le procédé de Gardner de manière à tenir compte des effets des perturbations des symboles adjacents sur le critère de phases d'horloge, ce qui permet de réduire l'instabilité inhérente. |
---|---|
Bibliography: | Application Number: WO1993DE00476 |