LIGHT-EMITTING DIODES WITH MIXED CLOCK DOMAIN SIGNALING

Mixed clock domain signaling and, more particularly, mixed clock domain signaling for light-emitting diode (LED) packages arranged for cascade communication is disclosed. Mixed clock domain signaling involves digital communication where time-positions of bit pulse edges in a communication channel ar...

Full description

Saved in:
Bibliographic Details
Main Author HUSSELL, Christopher P
Format Patent
LanguageEnglish
French
Published 10.08.2023
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:Mixed clock domain signaling and, more particularly, mixed clock domain signaling for light-emitting diode (LED) packages arranged for cascade communication is disclosed. Mixed clock domain signaling involves digital communication where time-positions of bit pulse edges in a communication channel are derived from multiple uncorrelated clock domains, including an original clock domain from a master controller and a local clock domain. In the context of LED displays, serial strings of LED packages are arranged as LED pixels to receive cascade communication signals, and the original clock domain is derived from a master controller and a local clock domain is derived at each LED package. By providing for the bit period to be maintained and correlated to the original clock domain throughout the repeated cascade communication, problems associated with multiple uncorrelated clock domains in the communication channel, such as sampling jitter, may be averted, thus avoiding loss of data integrity. La présente invention concerne une signalisation de domaine d'horloge mixte, et, plus particulièrement, une signalisation de domaine d'horloge mixte pour des boîtiers de diodes électroluminescentes (DEL) agencés pour la communication en cascade. La signalisation de domaine d'horloge mixte implique une communication numérique dans laquelle les positions temporelles de fronts d'impulsion de bit dans un canal de communication sont dérivées de multiples domaines d'horloge non corrélés, y compris un domaine d'horloge d'origine provenant d'un contrôleur maître et un domaine d'horloge local. Dans le contexte de dispositifs d'affichage à DEL, des chaînes séquentielles de boîtiers de DEL sont disposées en tant que pixels de DEL pour recevoir des signaux de communication en cascade, et le domaine d'horloge d'origine est dérivé d'un contrôleur maître et un domaine d'horloge local est dérivé au niveau de chaque boîtier de DEL. En s'assurant que la période de bits soit maintenue et corrélée au domaine d'horloge d'origine tout au long de la communication en cascade répétée, il est possible d'éviter des problèmes associés à de multiples domaines d'horloge non corrélés dans le canal de communication, tels qu'une gigue d'échantillonnage, ce qui permet d'éviter une perte d'intégrité de données.
Bibliography:Application Number: WO2023US61653