SEMICONDUCTOR STRUCTURE FORMING A PLURALITY OF TRANSISTORS
A semiconductor structure forming a plurality of transistors is disclosed. The semiconductor structure comprising: a source layer (110); a plurality of vertical nanowires (140) erecting from the source layer (110); a first spacer layer arranged on the source layer (110) and around each of the plural...
Saved in:
Main Authors | , , , , , |
---|---|
Format | Patent |
Language | English French |
Published |
10.11.2022
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | A semiconductor structure forming a plurality of transistors is disclosed. The semiconductor structure comprising: a source layer (110); a plurality of vertical nanowires (140) erecting from the source layer (110); a first spacer layer arranged on the source layer (110) and around each of the plurality of vertical nanowires (140); a gate layer (120) arranged on the first spacer layer and around each of the plurality of vertical nanowires (140); a second spacer layer arranged on the gate layer (120) and around each of the plurality of vertical nanowires (140); and a drain layer (130) arranged on the second spacer layer and in contact with each of the plurality of vertical nanowires (140); wherein the gate layer (120) comprises a first gate (121) and a second gate (125) each comprising a plurality of gate fingers (122, 126), wherein the first gate (121) comprises a first interconnecting gate portion (123) interconnecting the gate fingers (122) of the first gate (121), wherein the second gate (125) comprises a second interconnecting gate portion (127) interconnecting the gate fingers (126) of the second gate (125), wherein the plurality of gate fingers (122) of the first gate (121) is interleaved with the plurality of gate fingers (126) of the second gate (122), wherein the first gate (121) is a gate of a first transistor (101) and the second gate (125) is a gate of a second transistor (105).
L'invention concerne une structure semi-conductrice formant une pluralité de transistors. La structure semi-conductrice comprend : une couche de source (110) ; une pluralité de nanofils verticaux (140) s'érigeant à partir de la couche de source (110) ; une première couche d'espacement disposée sur la couche de source (110) et autour de chacun de la pluralité de nanofils verticaux (140) ; une couche de grille (120) disposée sur la première couche d'espacement et autour de chacun de la pluralité de nanofils verticaux (140) ; une seconde couche d'espacement disposée sur la couche de grille (120) et autour de chacun de la pluralité de nanofils verticaux (140) ; et une couche de drain (130) disposée sur la seconde couche d'espacement et en contact avec chacun de la pluralité de nanofils verticaux (140) ; la couche de grille (120) comprend une première grille (121) et une seconde grille (125) comprenant chacun une pluralité de doigts de grille (122, 126), la première grille (121) comprend une première partie de grille d'interconnexion (123) interconnectant les doigts de grille (122) de la première grille (121), la seconde grille (125) comprend une seconde partie de grille d'interconnexion (127) interconnectant les doigts de grille (126) de la seconde grille (125), la pluralité de doigts de grille (122) de la première grille (121) est entrelacée avec la pluralité de doigts de grille (126) de la seconde grille (122), la première grille (121) étant une grille d'un premier transistor (101) et la seconde grille (125) étant une grille d'un second transistor (105). |
---|---|
Bibliography: | Application Number: WO2022EP61528 |