COMPUTING DEVICE WITH INDEPENDENTLY COHERENT NODES

A computing device comprises two or more compute nodes, that each include two or more processor cores. Each compute node comprises an independently coherent domain that is not coherent with other compute nodes. A central IO die is communicatively coupled to each of the two or more compute nodes. A p...

Full description

Saved in:
Bibliographic Details
Main Authors AGARWAL, Ishwar, TAVALLAEI, Siamak
Format Patent
LanguageEnglish
French
Published 17.03.2022
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:A computing device comprises two or more compute nodes, that each include two or more processor cores. Each compute node comprises an independently coherent domain that is not coherent with other compute nodes. A central IO die is communicatively coupled to each of the two or more compute nodes. A plurality of natively-attached volatile memory units are attached to the central IO die via one or more memory controllers. The central IO die includes one or more home agents for each compute node. The home agents are configured to map memory access requests received from the compute nodes to one or more addresses within the natively attached volatile memory units. Un dispositif informatique comprend deux nœuds de calcul ou plus, qui comprennent chacun au moins deux cœurs de processeur. Chaque nœud de calcul comprend un domaine cohérent indépendamment qui n'est pas cohérent avec d'autres nœuds de calcul. Une puce ES centrale est couplée en communication à chacun des deux nœuds de calcul ou plus. Une pluralité d'unités de mémoire volatile associées de manière native sont associées à la puce ES centrale par l'intermédiaire d'un ou de plusieurs dispositifs de commande de mémoire. La puce ES centrale comprend un ou plusieurs agents locaux pour chaque nœud de calcul. Les agents locaux sont configurés pour mettre en correspondance des demandes d'accès à la mémoire reçues en provenance des nœuds de calcul avec une ou plusieurs adresses à l'intérieur des unités de mémoire volatile associées de manière native.
Bibliography:Application Number: WO2021US35078