INPUT CIRCUIT

This input circuit (1) comprises: an input buffer circuit that uses a first node (a) for input, and a second node (b) for output; an N-type transistor (N1) in which a source is connected to an input terminal (PAD), a drain is connected to the first node (a), and a gate is connected to a power supply...

Full description

Saved in:
Bibliographic Details
Main Author UNO Osamu
Format Patent
LanguageEnglish
French
Japanese
Published 04.11.2021
Subjects
Online AccessGet full text

Cover

Loading…
Abstract This input circuit (1) comprises: an input buffer circuit that uses a first node (a) for input, and a second node (b) for output; an N-type transistor (N1) in which a source is connected to an input terminal (PAD), a drain is connected to the first node (a), and a gate is connected to a power supply (VDD); and a pull-up circuit (21) provided between the first node (a) and the power supply (VDD). The pull-up circuit (21) has the power supply (VDD) and the first node (a) be made conductive for a prescribed period when an input signal transitions from low to high, whereas the power supply (VDD) and the first node (a) are not made to be conductive when the input signal transitions from high to low. La présente invention concerne un circuit d'entrée (1) qui comprend : un circuit tampon d'entrée qui utilise un premier nœud (a) pour une entrée, et un second nœud (b) pour une sortie ; un transistor de type N (N1) dans lequel une source est connectée à une borne d'entrée (PAD), un drain est connecté au premier nœud (a), et une grille est connectée à une alimentation électrique (VDD) ; et un circuit d'excursion haute (21) disposé entre le premier nœud (a) et l'alimentation électrique (VDD). Le circuit d'excursion haute (21) rend l'alimentation électrique (VDD) et le premier nœud (a) conducteurs pendant une période prescrite lorsqu'un signal d'entrée passe de bas à haut, tandis que l'alimentation électrique (VDD) et le premier nœud (a) ne sont pas conçus pour être conducteurs lorsque le signal d'entrée passe de haut à bas. 入力回路(1)は、第1ノード(a)を入力とし、第2ノード(b)を出力とする入力バッファ回路と、ソースが入力端子(PAD)に接続され、ドレインが第1ノード(a)に接続され、ゲートが電源(VDD)と接続されたN型トランジスタ(N1)と、第1ノード(a)と電源(VDD)との間に設けられたプルアップ回路(21)とを備える。プルアップ回路(21)は、入力信号がローからハイに遷移するとき、電源(VDD)と第1ノード(a)とを所定期間導通させる一方、入力信号がハイからローに遷移するとき、電源(VDD)と第1ノード(a)とを導通させない。
AbstractList This input circuit (1) comprises: an input buffer circuit that uses a first node (a) for input, and a second node (b) for output; an N-type transistor (N1) in which a source is connected to an input terminal (PAD), a drain is connected to the first node (a), and a gate is connected to a power supply (VDD); and a pull-up circuit (21) provided between the first node (a) and the power supply (VDD). The pull-up circuit (21) has the power supply (VDD) and the first node (a) be made conductive for a prescribed period when an input signal transitions from low to high, whereas the power supply (VDD) and the first node (a) are not made to be conductive when the input signal transitions from high to low. La présente invention concerne un circuit d'entrée (1) qui comprend : un circuit tampon d'entrée qui utilise un premier nœud (a) pour une entrée, et un second nœud (b) pour une sortie ; un transistor de type N (N1) dans lequel une source est connectée à une borne d'entrée (PAD), un drain est connecté au premier nœud (a), et une grille est connectée à une alimentation électrique (VDD) ; et un circuit d'excursion haute (21) disposé entre le premier nœud (a) et l'alimentation électrique (VDD). Le circuit d'excursion haute (21) rend l'alimentation électrique (VDD) et le premier nœud (a) conducteurs pendant une période prescrite lorsqu'un signal d'entrée passe de bas à haut, tandis que l'alimentation électrique (VDD) et le premier nœud (a) ne sont pas conçus pour être conducteurs lorsque le signal d'entrée passe de haut à bas. 入力回路(1)は、第1ノード(a)を入力とし、第2ノード(b)を出力とする入力バッファ回路と、ソースが入力端子(PAD)に接続され、ドレインが第1ノード(a)に接続され、ゲートが電源(VDD)と接続されたN型トランジスタ(N1)と、第1ノード(a)と電源(VDD)との間に設けられたプルアップ回路(21)とを備える。プルアップ回路(21)は、入力信号がローからハイに遷移するとき、電源(VDD)と第1ノード(a)とを所定期間導通させる一方、入力信号がハイからローに遷移するとき、電源(VDD)と第1ノード(a)とを導通させない。
Author UNO Osamu
Author_xml – fullname: UNO Osamu
BookMark eNrjYmDJy89L5WTg9fQLCA1RcPYMcg71DOFhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHh_kYGRoZGRgYm5paOhsbEqQIA5VQfXw
ContentType Patent
DBID EVB
DatabaseName esp@cenet
DatabaseTitleList
Database_xml – sequence: 1
  dbid: EVB
  name: esp@cenet
  url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP
  sourceTypes: Open Access Repository
DeliveryMethod fulltext_linktorsrc
Discipline Medicine
Chemistry
Sciences
DocumentTitleAlternate 入力回路
CIRCUIT D'ENTRÉE
ExternalDocumentID WO2021220479A1
GroupedDBID EVB
ID FETCH-epo_espacenet_WO2021220479A13
IEDL.DBID EVB
IngestDate Fri Jul 19 14:42:11 EDT 2024
IsOpenAccess true
IsPeerReviewed false
IsScholarly false
Language English
French
Japanese
LinkModel DirectLink
MergedId FETCHMERGED-epo_espacenet_WO2021220479A13
Notes Application Number: WO2020JP18304
OpenAccessLink https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20211104&DB=EPODOC&CC=WO&NR=2021220479A1
ParticipantIDs epo_espacenet_WO2021220479A1
PublicationCentury 2000
PublicationDate 20211104
PublicationDateYYYYMMDD 2021-11-04
PublicationDate_xml – month: 11
  year: 2021
  text: 20211104
  day: 04
PublicationDecade 2020
PublicationYear 2021
RelatedCompanies SOCIONEXT INC
RelatedCompanies_xml – name: SOCIONEXT INC
Score 3.4910312
Snippet This input circuit (1) comprises: an input buffer circuit that uses a first node (a) for input, and a second node (b) for output; an N-type transistor (N1) in...
SourceID epo
SourceType Open Access Repository
SubjectTerms BASIC ELECTRONIC CIRCUITRY
ELECTRICITY
PULSE TECHNIQUE
Title INPUT CIRCUIT
URI https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20211104&DB=EPODOC&locale=&CC=WO&NR=2021220479A1
hasFullText 1
inHoldings 1
isFullTextHit
isPrint
link http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwY2BQMbc0tzQ1TUnRNTGzMNE1SU1M0000SgV2XJPNk1KSTE2SjFJBM7q-fmYeoSZeEaYRTAw5sL0w4HNCy8GHIwJzVDIwv5eAy-sCxCCWC3htZbF-UiZQKN_eLcTWRQ3aOwb2ZkC32bo42boG-Lv4O6s5OwP7bWp-QWA5IyPQeeqOwL4SK7AhbQ7KD65hTqB9KQXIlYqbIANbANC8vBIhBqasRGEGTmfY3WvCDBy-0ClvIBOa-4pFGHg9_QJCQxScPYOcQz1DRBmU3VxDnD10gebGw70RH-6P7AhjMQYWYAc_VYJBwSItNSkFWDNbpJlYmqQmmScCexWmpsamScnAtkqKgaUkgww-k6TwS0szcIG44P1zJjIMLCVFpamywIq0JEkO7H8AHmNzVg
link.rule.ids 230,309,783,888,25576,76876
linkProvider European Patent Office
linkToHtml http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwY2BQMbc0tzQ1TUnRNTGzMNE1SU1M0000SgV2XJPNk1KSTE2SjFJBM7q-fmYeoSZeEaYRTAw5sL0w4HNCy8GHIwJzVDIwv5eAy-sCxCCWC3htZbF-UiZQKN_eLcTWRQ3aOwb2ZkC32bo42boG-Lv4O6s5OwP7bWp-QWA5IyPQeeqOwL4SK7CRbQ7KD65hTqB9KQXIlYqbIANbANC8vBIhBqasRGEGTmfY3WvCDBy-0ClvIBOa-4pFGHg9_QJCQxScPYOcQz1DRBmU3VxDnD10gebGw70RH-6P7AhjMQYWYAc_VYJBwSItNSkFWDNbpJlYmqQmmScCexWmpsamScnAtkqKgaUkgww-k6TwS8szcHqE-PrE-3j6eUszcIGkwHvpTGQYWEqKSlNlgZVqSZIcOCwAsYB2SQ
openUrl ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=INPUT+CIRCUIT&rft.inventor=UNO+Osamu&rft.date=2021-11-04&rft.externalDBID=A1&rft.externalDocID=WO2021220479A1