INPUT CIRCUIT
This input circuit (1) comprises: an input buffer circuit that uses a first node (a) for input, and a second node (b) for output; an N-type transistor (N1) in which a source is connected to an input terminal (PAD), a drain is connected to the first node (a), and a gate is connected to a power supply...
Saved in:
Main Author | |
---|---|
Format | Patent |
Language | English French Japanese |
Published |
04.11.2021
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | This input circuit (1) comprises: an input buffer circuit that uses a first node (a) for input, and a second node (b) for output; an N-type transistor (N1) in which a source is connected to an input terminal (PAD), a drain is connected to the first node (a), and a gate is connected to a power supply (VDD); and a pull-up circuit (21) provided between the first node (a) and the power supply (VDD). The pull-up circuit (21) has the power supply (VDD) and the first node (a) be made conductive for a prescribed period when an input signal transitions from low to high, whereas the power supply (VDD) and the first node (a) are not made to be conductive when the input signal transitions from high to low.
La présente invention concerne un circuit d'entrée (1) qui comprend : un circuit tampon d'entrée qui utilise un premier nœud (a) pour une entrée, et un second nœud (b) pour une sortie ; un transistor de type N (N1) dans lequel une source est connectée à une borne d'entrée (PAD), un drain est connecté au premier nœud (a), et une grille est connectée à une alimentation électrique (VDD) ; et un circuit d'excursion haute (21) disposé entre le premier nœud (a) et l'alimentation électrique (VDD). Le circuit d'excursion haute (21) rend l'alimentation électrique (VDD) et le premier nœud (a) conducteurs pendant une période prescrite lorsqu'un signal d'entrée passe de bas à haut, tandis que l'alimentation électrique (VDD) et le premier nœud (a) ne sont pas conçus pour être conducteurs lorsque le signal d'entrée passe de haut à bas.
入力回路(1)は、第1ノード(a)を入力とし、第2ノード(b)を出力とする入力バッファ回路と、ソースが入力端子(PAD)に接続され、ドレインが第1ノード(a)に接続され、ゲートが電源(VDD)と接続されたN型トランジスタ(N1)と、第1ノード(a)と電源(VDD)との間に設けられたプルアップ回路(21)とを備える。プルアップ回路(21)は、入力信号がローからハイに遷移するとき、電源(VDD)と第1ノード(a)とを所定期間導通させる一方、入力信号がハイからローに遷移するとき、電源(VDD)と第1ノード(a)とを導通させない。 |
---|---|
Bibliography: | Application Number: WO2020JP18304 |