DATA PROCESSING DEVICE AND INFORMATION PROCESSING DEVICE

Provided is a data processing device that executes data processing according to a logical circuit and in which data processing can be programmed, the data processing device comprising a plurality of arithmetic circuits. Each of the plurality of arithmetic circuits comprises: a memory that stores dat...

Full description

Saved in:
Bibliographic Details
Main Authors KATSU, Mitsunori, YOSHIDA, Kenji, SEKIGUCHI, Shoichi
Format Patent
LanguageEnglish
French
Japanese
Published 14.05.2021
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:Provided is a data processing device that executes data processing according to a logical circuit and in which data processing can be programmed, the data processing device comprising a plurality of arithmetic circuits. Each of the plurality of arithmetic circuits comprises: a memory that stores data in correspondence with each of a plurality of addresses, and outputs, when acquiring input data specifying one of the plurality of addresses, the data stored in correspondence with the input data as output data; and a first selector that acquires first bypass input data representing a value of 1 bit, switches in accordance with preset first setting information whether to provide the first bypass input data to the memory in place of predetermined first bit data of the input data, and switches in accordance with the first setting information whether to output the first bypass input data as first bypass output data. L'invention concerne un dispositif de traitement de données qui exécute un traitement de données conformément à un circuit logique, et dans lequel un traitement de données peut être programmé, ce dispositif de traitement de données comprenant une pluralité de circuits arithmétiques. Chaque circuit de la pluralité de circuits arithmétiques comprend : une mémoire qui stocke des données en correspondance avec chaque adresse d'une pluralité d'adresses, et délivre en sortie, lors de l'acquisition de données d'entrée spécifiant une adresse de la pluralité d'adresses, les données stockées en correspondance avec les données d'entrée en tant que données de sortie ; et un premier sélecteur qui acquiert des premières données d'entrée de dérivation représentant une valeur de 1 bit, se commute conformément à des premières informations préétablies de réglage, s'il faut fournir, à la mémoire, des premières données d'entrée de dérivation à la place de premières données binaires prédéterminées des données d'entrée, et se commute conformément aux premières informations de réglage, s'il faut délivrer en sortie les premières données d'entrée de dérivation en tant que premières données de sortie de dérivation. 論理回路に対応するデータ処理を実行し、データ処理をプログラム可能なデータ処理装置であって、複数の演算回路を備える。複数の演算回路のそれぞれは、複数のアドレスのそれぞれに対応させてデータを記憶し、複数のアドレスのうちの何れか1つのアドレスを指定する入力データを取得した場合、入力データに対応させて記憶しているデータを出力データとして出力するメモリと、1ビットの値を表す第1バイパス入力データを取得し、予め設定された第1設定情報に応じて、第1バイパス入力データを、入力データのうちの所定の第1ビットのデータに代えてメモリに与えるか否かを切り替え、および、第1設定情報に応じて、第1バイパス入力データを第1バイパス出力データとして出力させるか否かを切り替える第1セレクタと、を有する。
Bibliography:Application Number: WO2020JP39930