CELL CURRENT MEASUREMENT FOR THREE-DIMENSIONAL MEMORY

A method for measuring memory cell current of a three-dimensional memory includes applying a first test voltage to a source line pad of a peripheral circuitry of the 3D memory device, wherein the source line pad is electrically connected to a common source line of a 3D memory array of the 3D memory...

Full description

Saved in:
Bibliographic Details
Main Authors KIM, Youn Cheul, MUI, Man Lung, OH, Jinyong
Format Patent
LanguageEnglish
French
Published 22.04.2021
Subjects
Online AccessGet full text

Cover

Loading…
Abstract A method for measuring memory cell current of a three-dimensional memory includes applying a first test voltage to a source line pad of a peripheral circuitry of the 3D memory device, wherein the source line pad is electrically connected to a common source line of a 3D memory array of the 3D memory device, and the peripheral circuitry formed on a first substrate and the 3D memory array formed a second substrate are electrically connected through direct bonding. The method also includes applying a second test voltage to a bit line pad of the 3D memory array, wherein the bit line pad and the 3D memory array are formed on opposite sides of the second substrate. In some embodiments, the method includes applying a second test voltage to a power source pad, wherein the power source pad is electrically connected to a page buffer of the peripheral circuitry. L'invention concerne un procédé de mesure du courant de cellule de mémoire d'une mémoire tridimensionnelle consistant à appliquer une première tension de test à une pastille de ligne de source d'un agencement de circuits périphériques du dispositif de mémoire 3D, la pastille de ligne de source étant électriquement connectée à une ligne de source commune d'un réseau de mémoire 3D du dispositif de mémoire 3D, et l'agencement de circuits périphériques formé sur un premier substrat et le réseau de mémoire 3D formé sur un second substrat étant connectés électriquement par une liaison directe. Le procédé consiste également à appliquer une seconde tension de test à une pastille de ligne de bit du réseau de mémoire 3D, la pastille de ligne de bit et le réseau de mémoire 3D étant formés sur des côtés opposés du second substrat. Selon certains modes de réalisation, le procédé consiste à appliquer une seconde tension de test à une pastille de source d'alimentation, la pastille de source d'alimentation étant électriquement connectée à un tampon de page de l'agencement de circuits périphériques.
AbstractList A method for measuring memory cell current of a three-dimensional memory includes applying a first test voltage to a source line pad of a peripheral circuitry of the 3D memory device, wherein the source line pad is electrically connected to a common source line of a 3D memory array of the 3D memory device, and the peripheral circuitry formed on a first substrate and the 3D memory array formed a second substrate are electrically connected through direct bonding. The method also includes applying a second test voltage to a bit line pad of the 3D memory array, wherein the bit line pad and the 3D memory array are formed on opposite sides of the second substrate. In some embodiments, the method includes applying a second test voltage to a power source pad, wherein the power source pad is electrically connected to a page buffer of the peripheral circuitry. L'invention concerne un procédé de mesure du courant de cellule de mémoire d'une mémoire tridimensionnelle consistant à appliquer une première tension de test à une pastille de ligne de source d'un agencement de circuits périphériques du dispositif de mémoire 3D, la pastille de ligne de source étant électriquement connectée à une ligne de source commune d'un réseau de mémoire 3D du dispositif de mémoire 3D, et l'agencement de circuits périphériques formé sur un premier substrat et le réseau de mémoire 3D formé sur un second substrat étant connectés électriquement par une liaison directe. Le procédé consiste également à appliquer une seconde tension de test à une pastille de ligne de bit du réseau de mémoire 3D, la pastille de ligne de bit et le réseau de mémoire 3D étant formés sur des côtés opposés du second substrat. Selon certains modes de réalisation, le procédé consiste à appliquer une seconde tension de test à une pastille de source d'alimentation, la pastille de source d'alimentation étant électriquement connectée à un tampon de page de l'agencement de circuits périphériques.
Author MUI, Man Lung
OH, Jinyong
KIM, Youn Cheul
Author_xml – fullname: KIM, Youn Cheul
– fullname: MUI, Man Lung
– fullname: OH, Jinyong
BookMark eNrjYmDJy89L5WQwdXb18VFwDg0KcvULUfB1dQwODXL1BbHd_IMUQjyCXF11XTyBAsGe_n6OPkAVvv5BkTwMrGmJOcWpvFCam0HZzTXE2UM3tSA_PrW4IDE5NS-1JD7c38jAyNDA3MjU3NzR0Jg4VQCqxSqN
ContentType Patent
DBID EVB
DatabaseName esp@cenet
DatabaseTitleList
Database_xml – sequence: 1
  dbid: EVB
  name: esp@cenet
  url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP
  sourceTypes: Open Access Repository
DeliveryMethod fulltext_linktorsrc
Discipline Medicine
Chemistry
Sciences
Physics
DocumentTitleAlternate MESURE DE COURANT DE CELLULE DE MÉMOIRE TRIDIMENSIONNELLE
ExternalDocumentID WO2021072577A1
GroupedDBID EVB
ID FETCH-epo_espacenet_WO2021072577A13
IEDL.DBID EVB
IngestDate Fri Aug 16 05:48:56 EDT 2024
IsOpenAccess true
IsPeerReviewed false
IsScholarly false
Language English
French
LinkModel DirectLink
MergedId FETCHMERGED-epo_espacenet_WO2021072577A13
Notes Application Number: WO2019CN110955
OpenAccessLink https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20210422&DB=EPODOC&CC=WO&NR=2021072577A1
ParticipantIDs epo_espacenet_WO2021072577A1
PublicationCentury 2000
PublicationDate 20210422
PublicationDateYYYYMMDD 2021-04-22
PublicationDate_xml – month: 04
  year: 2021
  text: 20210422
  day: 22
PublicationDecade 2020
PublicationYear 2021
RelatedCompanies YANGTZE MEMORY TECHNOLOGIES CO., LTD
RelatedCompanies_xml – name: YANGTZE MEMORY TECHNOLOGIES CO., LTD
Score 3.3350487
Snippet A method for measuring memory cell current of a three-dimensional memory includes applying a first test voltage to a source line pad of a peripheral circuitry...
SourceID epo
SourceType Open Access Repository
SubjectTerms ELECTRICITY
MEASURING
MEASURING ELECTRIC VARIABLES
MEASURING MAGNETIC VARIABLES
PHYSICS
TESTING
Title CELL CURRENT MEASUREMENT FOR THREE-DIMENSIONAL MEMORY
URI https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20210422&DB=EPODOC&locale=&CC=WO&NR=2021072577A1
hasFullText 1
inHoldings 1
isFullTextHit
isPrint
link http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3dS8MwED_G_HzTqvgxpaD0rcjS74chLk2psrajdjqfxtpGEKQbtuK_7yV2uqc95hJCEnKX_HJ3vwDcWCafO8bc1HNbpOQ4Xql7pZHr3C36c8FgR95EgnMU2-HEfJxa0w58rHJhJE_otyRHRI0qUN8baa-X_49YvoytrG_zdxQt7oJs4GstOkb8YhKi-cMBGyd-QjVKEbdpcfpb5-D-dO4RK22Ji7Rg2mfPQ5GXslw_VIID2B5jf1VzCB1eKbBHV3-vKbAbtS5vBXZkjGZRo7DVw_oILMpGI5VO0pTFmRoxNI6ppOVXEdSpWZgypvsPKHiSVLfYIkrS12O4DlhGQx1HMvub-OwlWR-2cQLdalHxU1AL3vdMzxEhLJ7penZuu4VFSk7QjNqGwc-gt6mn883VF7AvisJnQkgPus3nF7_Eo7fJr-SK_QBYW4E0
link.rule.ids 230,309,786,891,25594,76906
linkProvider European Patent Office
linkToHtml http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3dS8MwED_G_JhvWhU_phaUvhVZ-rU-DHFpRqf9GLXT-TTaLoIg3XAV_30vsdM97fUuHEnIXfJL7n4BuLFMnjlGZuq5LUpyHHemuzMj13m36GSCwY68iQLnMLL9sfkwsSYN-FjVwkie0G9JjogeVaC_VzJeL_4vsTyZW7m8zd9RNL8bpD1Pq9Ex4heTEM3r99go9mKqUYq4TYuSX52D69O5R6y05Qh-XnF4eu6LupTF-qYy2IftEdorqwNo8FKBFl39vabAblg_eSuwI3M0iyUKaz9cHoJFWRCodJwkLErVkGFwTCQtv4qgTk39hDHdG6LgSVLdYoswTl6P4HrAUurr2JPp38CnL_F6t41jaJbzkp-AWvCOa7qOSGFxza5r53a3sMiMEwyjtmHwU2hvsnS2WX0FLT8Ng2kwjB7PYU-oxPsJIW1oVp9f_AK34Sq_lLP3A4v0hCE
openUrl ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=CELL+CURRENT+MEASUREMENT+FOR+THREE-DIMENSIONAL+MEMORY&rft.inventor=KIM%2C+Youn+Cheul&rft.inventor=MUI%2C+Man+Lung&rft.inventor=OH%2C+Jinyong&rft.date=2021-04-22&rft.externalDBID=A1&rft.externalDocID=WO2021072577A1