APPARATUS AND METHOD FOR THERMAL AND CURRENT LIMIT MANAGEMENT USING A UNIFIED VOLTAGE AND FREQUENCY CLOSED-LOOP CIRCUIT
Embodiments of the disclosure provide a performance monitor. The performance monitor may include a memory and at least one processor coupled to the memory. In certain aspects, the at least one processor may be configured to receive a first frequency signal from a frequency source. In certain other a...
Saved in:
Main Authors | , |
---|---|
Format | Patent |
Language | English French |
Published |
11.03.2021
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | Embodiments of the disclosure provide a performance monitor. The performance monitor may include a memory and at least one processor coupled to the memory. In certain aspects, the at least one processor may be configured to receive a first frequency signal from a frequency source. In certain other aspects, the at least one processor may be configured to receive a second frequency signal from a programmable ring oscillator (PRO). In certain other aspects, the at least one processor may be configured to determine an offset by comparing the first frequency signal to the second frequency signal. In certain other aspects, the at least one processor may be configured to generate a second voltage control signal based at least on the offset. In certain other aspects, the at least one processor may be configured to send the second voltage control signal to a voltage regulator.
L'invention concerne, selon des modes de réalisation, un dispositif de surveillance de performance. Le dispositif de surveillance de performance peut comprendre une mémoire et au moins un processeur couplé à la mémoire. Selon certains aspects, ledit processeur peut être configuré pour recevoir un premier signal de fréquence provenant d'une source de fréquence. Selon certains autres aspects, ledit processeur peut être configuré pour recevoir un second signal de fréquence provenant d'un oscillateur à anneau programmable (PRO). Selon certains autres aspects, ledit processeur peut être configuré pour déterminer un décalage par comparaison du premier signal de fréquence au second signal de fréquence. Selon certains autres aspects, ledit processeur peut être configuré pour générer un second signal de commande de tension sur la base au moins du décalage. Selon certains autres aspects, ledit processeur peut être configuré pour envoyer le second signal de commande de tension à un régulateur de tension. |
---|---|
Bibliography: | Application Number: WO2020US63153 |