SYSTEM FOR SENSING ARTERIAL PULSE WAVEFORM

One embodiment provides an offset calibration circuitry configured to compensate an offset voltage of a resistive bridge sensor. The offset calibration circuitry includes a first current digital to analog converter (IDAC) coupled to a first successive approximation register (SAR), a second IDAC coup...

Full description

Saved in:
Bibliographic Details
Main Authors HELLA, Mona, HSU, Yu-Pin, LIU, Zemin
Format Patent
LanguageEnglish
French
Published 22.04.2021
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:One embodiment provides an offset calibration circuitry configured to compensate an offset voltage of a resistive bridge sensor. The offset calibration circuitry includes a first current digital to analog converter (IDAC) coupled to a first successive approximation register (SAR), a second IDAC coupled to a second SAR and an SAR controller circuitry. The first IDAC is configured to couple to a negative voltage port of a resistive bridge sensor. The first SAR is configured to store a first digital value. The second IDAC is configured to couple to a positive voltage port of the resistive bridge sensor. The second SAR is configured to store a second digital value. The SAR controller circuitry is configured to adjust each bit of the first SAR and each bit of the second SAR based, at least in part, on an output of a comparator. The comparator is configured to compare a voltage on the negative voltage port or a voltage on the positive voltage port to a common mode voltage. Un mode de réalisation concerne un circuit d'étalonnage de décalage conçu pour compenser une tension de décalage d'un capteur à pont résistif. Le circuit d'étalonnage de décalage comprend un premier convertisseur numérique-analogique (IDAC) courant couplé à un premier registre d'approximations successives (SAR), un second IDAC couplé à un second SAR et un circuit contrôleur SAR. Le premier IDAC est conçu pour être couplé à un port de tension négative d'un capteur à pont résistif. Le premier SAR est configuré pour stocker une première valeur numérique. Le second IDAC est configuré pour se coupler à un port de tension positive du capteur à pont résistif. Le second SAR est conçu pour stocker une seconde valeur numérique. Le circuit contrôleur SAR est conçu pour ajuster chaque bit du premier SAR et chaque bit du second SAR sur la base, au moins en partie, d'une sortie d'un comparateur. Le comparateur est conçu pour comparer une tension sur l'orifice de tension négative ou une tension sur l'orifice de tension positive à une tension de mode commun.
Bibliography:Application Number: WO2020US39880