MULTIPLE PROCESSOR COMPUTING DEVICE WITH CONFIGURABLE ELECTRICAL CONNECTIVITY TO PERIPHERALS
A computing device, comprising at least one peripheral computing component, electrically connected to each of a plurality of hardware processors; wherein at least one of the plurality of hardware processors is adapted to executing a code for: configuring the at least one peripheral computing compone...
Saved in:
Main Authors | , |
---|---|
Format | Patent |
Language | English French |
Published |
31.10.2019
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | A computing device, comprising at least one peripheral computing component, electrically connected to each of a plurality of hardware processors; wherein at least one of the plurality of hardware processors is adapted to executing a code for: configuring the at least one peripheral computing component to access at least one first memory location in a first memory component electrically coupled with a first hardware processor of the plurality of hardware processors via a first electrical connection between the peripheral computing component and the first hardware processor; and configuring the at least one peripheral computing component to access at least one second memory location in a second memory component electrically coupled with a second hardware processor of the plurality of hardware processors via a second electrical connection between the peripheral computing component and the second hardware processor; and wherein the first hardware processor is not the second hardware processor.
L'invention concerne un dispositif informatique comprenant au moins un composant informatique périphérique connecté électriquement à chaque processeur d'une pluralité de processeurs matériels, au moins un processeur de la pluralité de processeurs matériels étant conçu pour exécuter un code pour : configurer le(s) composant(s) informatique(s) périphérique(s) pour accéder à au moins un premier emplacement de mémoire dans un premier composant de mémoire couplé électriquement à un premier processeur matériel de la pluralité de processeurs matériels au moyen d'une première connexion électrique entre le composant informatique périphérique et le premier processeur matériel; et configurer le(s) composant(s) informatique(s) périphérique(s) pour accéder à au moins un second emplacement de mémoire dans un second composant de mémoire couplé électriquement à un second processeur matériel de la pluralité de processeurs matériels par le biais d'une seconde connexion électrique entre le composant informatique périphérique et le second processeur matériel; le premier processeur matériel n'étant pas le second processeur matériel. |
---|---|
Bibliography: | Application Number: WO2019IL50462 |