METHOD FOR SEPARATING SEMICONDUCTOR COMPONENTS, AND SEMICONDUCTOR COMPONENT

Es wird ein Verfahren zum Vereinzeln von Halbleiterbauteilen (20)angegeben, mit den Schrittendes Bereitstellens eines Trägers (21), des Aufbringens von mindestens zwei Halbleiterchips (22) auf den Träger (21), des Ätzens mindestens eines Bruchkeims (23) an einer den Halbleiterchips (22) zugewandten...

Full description

Saved in:
Bibliographic Details
Main Authors LÖFFLER, Andreas, NÄHLE, Lars, SOMERS, André, BRÜCKNER, John, HEINE, Urs, GERHARD, Sven
Format Patent
LanguageEnglish
French
German
Published 18.07.2019
Subjects
Online AccessGet full text

Cover

Loading…
Abstract Es wird ein Verfahren zum Vereinzeln von Halbleiterbauteilen (20)angegeben, mit den Schrittendes Bereitstellens eines Trägers (21), des Aufbringens von mindestens zwei Halbleiterchips (22) auf den Träger (21), des Ätzens mindestens eines Bruchkeims (23) an einer den Halbleiterchips (22) zugewandten Seite des Trägers (21), und des Vereinzelns von mindestens zwei Halbleiterbauteilen (20) durch Brechen des Trägers (21) entlang des mindestens einen Bruchkeims (23). Dabei erstreckt sich der mindestens eine Bruchkeim (23) zumindest stellenweise in einer vertikalen Richtung (z), wobei die vertikale Richtung (z) senkrecht zu einer Haupterstreckungsebene des Trägers (21) ist, und der mindestens eine Bruchkeim (23) ist in einer lateralen Richtung (x) zwischen den zwei Halbleiterchips (22) angeordnet, wobei die laterale Richtung (x) parallel zur Haupterstreckungsebene des Trägers (21) ist. Weiter weist jedes der Halbleiterbauteile (20) mindestens einen der Halbleiterchips (22) auf, und die Ausdehnung des mindestens einen Bruchkeims (23) in vertikaler Richtung (z) beträgt mindestens 1 % der Ausdehnung des Trägers (21) in vertikaler Richtung (z). Außerdem wird ein Halbleiterbauteil (20) angegeben. The invention relates to a method for separating semiconductor components (20), comprising the steps of providing a substrate (21), applying at least two semiconductor chips (22) to the substrate (21), etching at least one fracture nucleus (23) on a side of the substrate (21) facing the semiconductor chips (22), and separating at least two semiconductor components (20) by fracturing the substrate (21) along the at least one fracture nucleus (23). The at least one fracture nucleus (23) extends in a vertical direction (z) at least in some places, the vertical direction (z) being perpendicular to a main extension plane of the substrate (21), and the at least one fracture nucleus (23) is arranged in a lateral direction (x) between the two semiconductor chips (22), the lateral direction (x) being parallel to the main extension plane of the substrate (21). Furthermore, each of the semiconductor components (20) has at least one of the semiconductor chips (22), and the extent of the at least one fracture nucleus (23) in the vertical direction (z) is at least 1% of the extent of the substrate (21) in the vertical direction (z). The invention further relates to a semiconductor component (20). La présente invention concerne un procédé de séparation de composants semi-conducteurs (20). Ledit procédé comprend les étapes consistant à préparer un support (21), déposer au moins deux puces semi-conductrices (22) sur le support (21), graver chimiquement au moins un germe de rupture (23) sur une face du support (21) tournée vers les puces semi-conductrices (22), et séparer au moins deux composants semi-conducteurs (20) en brisant le support (21) le long du ou des germes de rupture (23). Ce faisant, le ou les germes de rupture (23) s'étendent au moins par endroits selon une direction verticale (z), la direction verticale (z) étant perpendiculaire à un plan d'étendue principal du support (21), et le ou les germes de rupture (23) sont disposés dans une direction latérale (x) entre les deux puces semi-conductrices (22), la direction latérale (x) étant parallèle au plan d'étendue principal du support (21). Par ailleurs, chaque composant semi-conducteur (20) comprend au moins une des puces semi-conductrices (22) et l'extension du ou des germes de rupture (23) dans la direction verticale (z) est d'au moins 1 % de l'extension du support (21) dans la direction verticale (z). La présente invention concerne un composant semi-conducteur (20).
AbstractList Es wird ein Verfahren zum Vereinzeln von Halbleiterbauteilen (20)angegeben, mit den Schrittendes Bereitstellens eines Trägers (21), des Aufbringens von mindestens zwei Halbleiterchips (22) auf den Träger (21), des Ätzens mindestens eines Bruchkeims (23) an einer den Halbleiterchips (22) zugewandten Seite des Trägers (21), und des Vereinzelns von mindestens zwei Halbleiterbauteilen (20) durch Brechen des Trägers (21) entlang des mindestens einen Bruchkeims (23). Dabei erstreckt sich der mindestens eine Bruchkeim (23) zumindest stellenweise in einer vertikalen Richtung (z), wobei die vertikale Richtung (z) senkrecht zu einer Haupterstreckungsebene des Trägers (21) ist, und der mindestens eine Bruchkeim (23) ist in einer lateralen Richtung (x) zwischen den zwei Halbleiterchips (22) angeordnet, wobei die laterale Richtung (x) parallel zur Haupterstreckungsebene des Trägers (21) ist. Weiter weist jedes der Halbleiterbauteile (20) mindestens einen der Halbleiterchips (22) auf, und die Ausdehnung des mindestens einen Bruchkeims (23) in vertikaler Richtung (z) beträgt mindestens 1 % der Ausdehnung des Trägers (21) in vertikaler Richtung (z). Außerdem wird ein Halbleiterbauteil (20) angegeben. The invention relates to a method for separating semiconductor components (20), comprising the steps of providing a substrate (21), applying at least two semiconductor chips (22) to the substrate (21), etching at least one fracture nucleus (23) on a side of the substrate (21) facing the semiconductor chips (22), and separating at least two semiconductor components (20) by fracturing the substrate (21) along the at least one fracture nucleus (23). The at least one fracture nucleus (23) extends in a vertical direction (z) at least in some places, the vertical direction (z) being perpendicular to a main extension plane of the substrate (21), and the at least one fracture nucleus (23) is arranged in a lateral direction (x) between the two semiconductor chips (22), the lateral direction (x) being parallel to the main extension plane of the substrate (21). Furthermore, each of the semiconductor components (20) has at least one of the semiconductor chips (22), and the extent of the at least one fracture nucleus (23) in the vertical direction (z) is at least 1% of the extent of the substrate (21) in the vertical direction (z). The invention further relates to a semiconductor component (20). La présente invention concerne un procédé de séparation de composants semi-conducteurs (20). Ledit procédé comprend les étapes consistant à préparer un support (21), déposer au moins deux puces semi-conductrices (22) sur le support (21), graver chimiquement au moins un germe de rupture (23) sur une face du support (21) tournée vers les puces semi-conductrices (22), et séparer au moins deux composants semi-conducteurs (20) en brisant le support (21) le long du ou des germes de rupture (23). Ce faisant, le ou les germes de rupture (23) s'étendent au moins par endroits selon une direction verticale (z), la direction verticale (z) étant perpendiculaire à un plan d'étendue principal du support (21), et le ou les germes de rupture (23) sont disposés dans une direction latérale (x) entre les deux puces semi-conductrices (22), la direction latérale (x) étant parallèle au plan d'étendue principal du support (21). Par ailleurs, chaque composant semi-conducteur (20) comprend au moins une des puces semi-conductrices (22) et l'extension du ou des germes de rupture (23) dans la direction verticale (z) est d'au moins 1 % de l'extension du support (21) dans la direction verticale (z). La présente invention concerne un composant semi-conducteur (20).
Author HEINE, Urs
SOMERS, André
BRÜCKNER, John
GERHARD, Sven
LÖFFLER, Andreas
NÄHLE, Lars
Author_xml – fullname: LÖFFLER, Andreas
– fullname: NÄHLE, Lars
– fullname: SOMERS, André
– fullname: BRÜCKNER, John
– fullname: HEINE, Urs
– fullname: GERHARD, Sven
BookMark eNrjYmDJy89L5WTw9nUN8fB3UXDzD1IIdg1wDHIM8fRzBzJ9PZ39_VxCnUOAEs7-vgH-fq5-IcE6Co5-LrhkeRhY0xJzilN5oTQ3g7Kba4izh25qQX58anFBYnJqXmpJfLi_kYGhpaGxuYWhmaOhMXGqAKgAMNg
ContentType Patent
DBID EVB
DatabaseName esp@cenet
DatabaseTitleList
Database_xml – sequence: 1
  dbid: EVB
  name: esp@cenet
  url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP
  sourceTypes: Open Access Repository
DeliveryMethod fulltext_linktorsrc
Discipline Medicine
Chemistry
Sciences
DocumentTitleAlternate PROCÉDÉ DE SÉPARATION DE COMPOSANTS SEMI-CONDUCTEURS ET COMPOSANT SEMI-CONDUCTEUR
VERFAHREN ZUM VEREINZELN VON HALBLEITERBAUTEILEN UND HALBLEITERBAUTEIL
ExternalDocumentID WO2019137816A1
GroupedDBID EVB
ID FETCH-epo_espacenet_WO2019137816A13
IEDL.DBID EVB
IngestDate Fri Jul 19 13:08:50 EDT 2024
IsOpenAccess true
IsPeerReviewed false
IsScholarly false
Language English
French
German
LinkModel DirectLink
MergedId FETCHMERGED-epo_espacenet_WO2019137816A13
Notes Application Number: WO2018EP97046
OpenAccessLink https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20190718&DB=EPODOC&CC=WO&NR=2019137816A1
ParticipantIDs epo_espacenet_WO2019137816A1
PublicationCentury 2000
PublicationDate 20190718
PublicationDateYYYYMMDD 2019-07-18
PublicationDate_xml – month: 07
  year: 2019
  text: 20190718
  day: 18
PublicationDecade 2010
PublicationYear 2019
RelatedCompanies OSRAM OPTO SEMICONDUCTORS GMBH
RelatedCompanies_xml – name: OSRAM OPTO SEMICONDUCTORS GMBH
Score 3.1731362
Snippet Es wird ein Verfahren zum Vereinzeln von Halbleiterbauteilen (20)angegeben, mit den Schrittendes Bereitstellens eines Trägers (21), des Aufbringens von...
SourceID epo
SourceType Open Access Repository
SubjectTerms BASIC ELECTRIC ELEMENTS
DEVICES USING STIMULATED EMISSION
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
Title METHOD FOR SEPARATING SEMICONDUCTOR COMPONENTS, AND SEMICONDUCTOR COMPONENT
URI https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20190718&DB=EPODOC&locale=&CC=WO&NR=2019137816A1
hasFullText 1
inHoldings 1
isFullTextHit
isPrint
link http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3dS8MwED_GFPVNp-J0SkHpk0XXJv14GLIlqUVpUlynextt14Eg23AV_32vpdO9uJdwyUFIDn53-V2-AG7M2YzSzKSGZ05tJChYJFnqGcS9p7MMSW6WlvmOUNrBiDyN6bgBH-u7MNU7od_V44iIqAzxXlT-evmXxOLV2crVXfqOTYsHP-5xvWbHGN3Q1-p80BOR4orpjCFv0-VLpetajtu1-8iVdnAh7ZR4EK-D8l7KcjOo-IewG2F_8-IIGtO8Bfts_fdaC_bCessbxRp9q2N4DkUcKK4hcdOGIuqX-SX5iCKaUkk-YjEqmAojJYWMh7daX_L_tCdw7YuYBQaOavJrhMmb2pyCdQrN-WKen4FGctfMHJokiCRCPDslJKe4UHNSi7hekrehs62n8-3qCzgoq2U2s-t2oFl8fuWXGIaL9Kqy3g-Uv4Rs
link.rule.ids 230,309,783,888,25576,76876
linkProvider European Patent Office
linkToHtml http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV1dS8MwFL2MKc43nYrTqQWlTw5dl_TjYUiXtFa3JsV1urfSdh0Isg1X8e97Wzbdi3sJlxwIyYWTm3PzBXCjTaeUphptWdpER4GCRZwmVouY93SaoshNkyLf4QvdG5HnMR1X4GN9F6Z8J_S7fBwRGZUi3_Nyvl78JbF4ebZyeZe8Y9X8wQ27XF2pY4xuONeqvNd1AsklUxlD3aaKlxJrdwyzrduolXZwkW0UfHBee8W9lMVmUHEPYDfA9mb5IVQmWR1qbP33Wh32_NWWN5or9i2PoO87oSe5gsJNGTqBXeSXxCOa6Eop-IiFCDDpB1I4IhzeKrbg_6HHcO06IfNa2Kvo1wnRm9wcQucEqrP5LDsFhWSmlho0jpFJhFh6QkhGcaFmJB1iWnHWgOa2ls62w1dQ80J_EA2eRP8c9guoyGy2zSZU88-v7AJDcp5clp78AfZVh18
openUrl ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=METHOD+FOR+SEPARATING+SEMICONDUCTOR+COMPONENTS%2C+AND+SEMICONDUCTOR+COMPONENT&rft.inventor=L%C3%96FFLER%2C+Andreas&rft.inventor=N%C3%84HLE%2C+Lars&rft.inventor=SOMERS%2C+Andr%C3%A9&rft.inventor=BR%C3%9CCKNER%2C+John&rft.inventor=HEINE%2C+Urs&rft.inventor=GERHARD%2C+Sven&rft.date=2019-07-18&rft.externalDBID=A1&rft.externalDocID=WO2019137816A1