SYSTEMS, METHODS AND DEVICES FOR STANDBY POWER ENTRY WITHOUT LATENCY TOLERANCE INFORMATION

Standby power entry can be performed without latency tolerance information. The embodiments disclosed herein enable a power delivery system of a computing system to enter the requested low power state while ignoring any latency tolerance information throughout the platform. For example, an operating...

Full description

Saved in:
Bibliographic Details
Main Authors SONGER, Neil W, COOPER, Barnes
Format Patent
LanguageEnglish
French
Published 28.12.2017
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:Standby power entry can be performed without latency tolerance information. The embodiments disclosed herein enable a power delivery system of a computing system to enter the requested low power state while ignoring any latency tolerance information throughout the platform. For example, an operating system (OS) can request a Forced Cx state (also known as a Forced C state), such as a Forced C10 state, allowing the system to ignore any latency tolerance information throughout the platform. This Forced Cx state can be used as a test mechanism to determine if a problematic device or integrated circuit is blocking entry into the low power state. La présente invention a trait à une entrée de puissance de secours qui peut être réalisée sans informations de tolérance de latence. Les modes de réalisation de la présente invention autorisent un système de distribution de puissance d'un système informatique à entrer dans l'état de faible puissance demandé tout en ignorant toute information de tolérance de latence sur toute la plate-forme. Par exemple, un système d'exploitation (OS) peut demander un état Cx forcé (également connu sous le nom d'état C forcé), tel qu'un état C10 forcé, ce qui permet au système d'ignorer toute information de tolérance de latence sur toute la plate-forme. Cet état Cx forcé peut être utilisé comme mécanisme de test en vue de déterminer si un dispositif problématique ou un circuit intégré bloque l'entrée dans l'état de faible puissance.
Bibliography:Application Number: WO2017US34200