METALLIZATION STACKS WITH ENCLOSED VIAS

Described herein are systems and methods for providing a metallization stack to be used in an integrated circuit (IC) package. The metallization stack includes a via for providing electrical interconnection between a first interconnect and a second interconnect. The via is isolated from each of the...

Full description

Saved in:
Bibliographic Details
Main Authors GRIGGIO, Flavio, INDUKURI, Tejaswi K
Format Patent
LanguageEnglish
French
Published 26.05.2017
Subjects
Online AccessGet full text

Cover

Loading…
Abstract Described herein are systems and methods for providing a metallization stack to be used in an integrated circuit (IC) package. The metallization stack includes a via for providing electrical interconnection between a first interconnect and a second interconnect. The via is isolated from each of the first and the second interconnects by a respective barrier layer of an electrically conductive material. Enclosing the via from the interconnects using barrier layers reduces electromigration due to interdiffusion of the materials filling each of the interconnects and the material filling the via. Furthermore, such decoupling the via from the interconnects may allow the use of scaled thin conformal barriers for the interconnects and via, thus improving interconnect resistance, via resistance, and/or RC performance of the interconnect. L'invention concerne des systèmes et des procédés pour produire un empilement de métallisations destiné à être utilisé dans un boîtier de circuit intégré (CI). L'empilement de métallisations comprend un trou d'interconnexion pour assurer l'interconnexion électrique entre une première interconnexion et une seconde interconnexion. Le trou d'interconnexion est isolé de chacune des première et seconde interconnexions par une couche barrière respective d'un matériau électroconducteur. Le fait de protéger le trou d'interconnexion des interconnexions au moyen de couches barrières réduit l'électromigration due à l'interdiffusion des matériaux remplissant chacune des interconnexions et du matériau remplissant le trou d'interconnexion. En outre, ce découplage du trou d'interconnexion d'avec les interconnexions peut permettre l'utilisation de barrières conformes minces mises à l'échelle pour les interconnexions et le trou d'interconnexion, ce qui améliore la résistance d'interconnexion, la résistance de trou d'interconnexion et/ou les performances RC de l'interconnexion.
AbstractList Described herein are systems and methods for providing a metallization stack to be used in an integrated circuit (IC) package. The metallization stack includes a via for providing electrical interconnection between a first interconnect and a second interconnect. The via is isolated from each of the first and the second interconnects by a respective barrier layer of an electrically conductive material. Enclosing the via from the interconnects using barrier layers reduces electromigration due to interdiffusion of the materials filling each of the interconnects and the material filling the via. Furthermore, such decoupling the via from the interconnects may allow the use of scaled thin conformal barriers for the interconnects and via, thus improving interconnect resistance, via resistance, and/or RC performance of the interconnect. L'invention concerne des systèmes et des procédés pour produire un empilement de métallisations destiné à être utilisé dans un boîtier de circuit intégré (CI). L'empilement de métallisations comprend un trou d'interconnexion pour assurer l'interconnexion électrique entre une première interconnexion et une seconde interconnexion. Le trou d'interconnexion est isolé de chacune des première et seconde interconnexions par une couche barrière respective d'un matériau électroconducteur. Le fait de protéger le trou d'interconnexion des interconnexions au moyen de couches barrières réduit l'électromigration due à l'interdiffusion des matériaux remplissant chacune des interconnexions et du matériau remplissant le trou d'interconnexion. En outre, ce découplage du trou d'interconnexion d'avec les interconnexions peut permettre l'utilisation de barrières conformes minces mises à l'échelle pour les interconnexions et le trou d'interconnexion, ce qui améliore la résistance d'interconnexion, la résistance de trou d'interconnexion et/ou les performances RC de l'interconnexion.
Author GRIGGIO, Flavio
INDUKURI, Tejaswi K
Author_xml – fullname: GRIGGIO, Flavio
– fullname: INDUKURI, Tejaswi K
BookMark eNrjYmDJy89L5WRQ93UNcfTx8YxyDPH091MIDnF09g5WCPcM8VBw9XP28Q92dVEI83QM5mFgTUvMKU7lhdLcDMpuriHOHrqpBfnxqcUFicmpeakl8eH-RgaG5gYW5gYGpo6GxsSpAgB07yaa
ContentType Patent
DBID EVB
DatabaseName esp@cenet
DatabaseTitleList
Database_xml – sequence: 1
  dbid: EVB
  name: esp@cenet
  url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP
  sourceTypes: Open Access Repository
DeliveryMethod fulltext_linktorsrc
Discipline Medicine
Chemistry
Sciences
DocumentTitleAlternate EMPILEMENTS DE MÉTALLISATIONS AVEC TROUS D'INTERCONNEXION PROTÉGÉS
ExternalDocumentID WO2017087005A1
GroupedDBID EVB
ID FETCH-epo_espacenet_WO2017087005A13
IEDL.DBID EVB
IngestDate Fri Jul 19 15:46:56 EDT 2024
IsOpenAccess true
IsPeerReviewed false
IsScholarly false
Language English
French
LinkModel DirectLink
MergedId FETCHMERGED-epo_espacenet_WO2017087005A13
Notes Application Number: WO2015US62031
OpenAccessLink https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20170526&DB=EPODOC&CC=WO&NR=2017087005A1
ParticipantIDs epo_espacenet_WO2017087005A1
PublicationCentury 2000
PublicationDate 20170526
PublicationDateYYYYMMDD 2017-05-26
PublicationDate_xml – month: 05
  year: 2017
  text: 20170526
  day: 26
PublicationDecade 2010
PublicationYear 2017
RelatedCompanies INTEL CORPORATION
RelatedCompanies_xml – name: INTEL CORPORATION
Score 3.0886233
Snippet Described herein are systems and methods for providing a metallization stack to be used in an integrated circuit (IC) package. The metallization stack includes...
SourceID epo
SourceType Open Access Repository
SubjectTerms BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
Title METALLIZATION STACKS WITH ENCLOSED VIAS
URI https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20170526&DB=EPODOC&locale=&CC=WO&NR=2017087005A1
hasFullText 1
inHoldings 1
isFullTextHit
isPrint
link http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwY2BQAZ1HAmzFp-laWpgm65okGhjoWhqYmOgmgzZlpqSZGqUkgzYn-_qZeYSaeEWYRjAx5MD2woDPCS0HH44IzFHJwPxeAi6vCxCDWC7gtZXF-kmZQKF8e7cQWxc1aO8YdDaMkZmai5Ota4C_i7-zmrMzsN-m5hcEkQOmTQNTR2BfiRXYkDYH5QfXMCfQvpQC5ErFTZCBLQBoXl6JEANTap4wA6cz7O41YQYOX-iUN5AJzX3FIgzqvq4hjsDOdxR4XEkhOMTR2TtYIdwzxEPB1c_Zxz_Y1UUhzNMxWJRB2c01xNlDF2hjPNyD8eH-yM4zFmNgAXb9UyUYFExSgM0vY4NUszRgS8fQPDXRNBVYoxsnphqZpKUYGZpJMsjgM0kKv7Q0AxeIC5oLNzKTYWApKSpNlQVWsSVJcuCQAQAPQXmb
link.rule.ids 230,309,783,888,25576,76876
linkProvider European Patent Office
linkToHtml http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV1LT4NAEJ401VhvWjU-qpJo8ESksFB7aAxdIGB5NIJt44VQWBITUxuL8e87i1R76m2zk8w-srMz38zOLMAtr0eCVnwh9R-0TCKpLEt9mRAp40mZeaEpecaTk_1Ad17I00ybNeB9nQtT1Qn9roojokRlKO9ldV8v_51YZvW2cnU_f8Ouj0c7HphijY55bRhFF83hwBqHZkhFShG3icHzLw3PpqwZiJV20MjucXmwJkOel7LcVCr2AeyOkd-iPIQGW7ShRdd_r7Vhz69D3tispW91BHe-FRsIvl8rv5IQxQYdRcLUjR3BCqgXRpYpTFwjOoYb24qpI-GIyd8Ck2m4OT31BJoI_dkpCCRH80uVmV6gpdPtsVRjqNHVlCmkyJWufgadbZzOt5OvoeXEvpd4bjC6gH1O4nFxRe9As_z8Ypeobsv5VbVLP-30fI4
openUrl ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=METALLIZATION+STACKS+WITH+ENCLOSED+VIAS&rft.inventor=GRIGGIO%2C+Flavio&rft.inventor=INDUKURI%2C+Tejaswi+K&rft.date=2017-05-26&rft.externalDBID=A1&rft.externalDocID=WO2017087005A1