MULTI-RATE CLOCK BUFFER
A system (100) may include a driver circuit (102) configured to receive a clock signal (106). The system may also include a first tuned circuit (104a) and a second tuned circuit (104b). The first tuned circuit (104a) and the driver circuit (102) may be collectively tuned according to a first frequen...
Saved in:
Main Authors | , , |
---|---|
Format | Patent |
Language | English French |
Published |
21.01.2016
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | A system (100) may include a driver circuit (102) configured to receive a clock signal (106). The system may also include a first tuned circuit (104a) and a second tuned circuit (104b). The first tuned circuit (104a) and the driver circuit (102) may be collectively tuned according to a first frequency range. The first tuned circuit may be configured to be active (110out high) when a rate of the clock signal is within the first frequency range and to be inactive (110out low) when the rate is outside the first frequency range. Further, the second tuned circuit (104b) and the driver circuit (102) may be collectively tuned according to a second frequency range that is different from the first frequency range. The second tuned circuit (104b) may be configured to be active (110out low) when the rate is within the second frequency range and to be inactive when the rate is outside the second frequency range (110out high).
L'invention porte sur un système (100) qui peut comprendre un circuit d'attaque (102) configuré pour recevoir un signal d'horloge (106). Le système peut également comprendre un premier circuit accordé (104a) et un second circuit accordé (104b). Le premier circuit accordé (104a) et le circuit d'attaque (102) peuvent être collectivement accordés conformément à une première plage de fréquences. Le premier circuit accordé peut être configuré pour être actif (sortie de 110 haute) quand une fréquence du signal d'horloge est à l'intérieur de la première plage de fréquences et pour être inactif (sortie de 110 basse) quand la fréquence est à l'extérieur de la première plage de fréquences. En outre, le second circuit accordé (104b) et le circuit d'attaque (102) peuvent être collectivement accordés conformément à une seconde plage de fréquences qui est différente de la première plage de fréquences. Le second circuit accordé (104b) peut être configuré pour être actif (sortie de 110 basse) quand la fréquence est à l'intérieur de la seconde plage de fréquences et pour être inactif quand la fréquence est à l'extérieur de la seconde plage de fréquences (sortie de 110 haute). |
---|---|
Bibliography: | Application Number: WO2015US40386 |