APPARATUS AND METHOD FOR MANAGING GRAPHICS BUFFERS FOR A PROCESSOR IN SLEEP MODE

One disclosed method includes registering a graphics buffer with a kernel running on a first processor, storing the registered graphics buffer in memory initially without drawing the graphics buffer to a display, and passing the registered graphics buffer to a kernel display driver directly to draw...

Full description

Saved in:
Bibliographic Details
Main Authors SWANTEK, JOSEPH, H, CONNELL, NATHAN, M, FLOWERS, CHRISTIAN, L, SUTTLES, JARED, S, DHARAWAT, PARIKSHIT, WANG, HAITANG
Format Patent
LanguageEnglish
French
Published 02.07.2015
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:One disclosed method includes registering a graphics buffer with a kernel running on a first processor, storing the registered graphics buffer in memory initially without drawing the graphics buffer to a display, and passing the registered graphics buffer to a kernel display driver directly to draw the graphics buffer to the display, in response to a trigger. The method may further include informing a second processor of the registered graphics buffer and receiving the trigger by the kernel as a message from the second processor. The first processor may receive the trigger as a wake command from the second processor while the first processor is in sleep mode. A partial resume of the kernel is then performed while preventing activation of user space on the primary processor, and the graphics buffer is drawn on the display without using an operating system graphics pipeline of the user space. La présente invention se rapporte notamment à un procédé qui consiste à enregistrer un tampon graphique auprès d'un noyau s'exécutant sur un premier processeur, à placer le tampon graphique enregistré dans une mémoire, d'abord sans tirer ledit tampon vers un écran, et à passer directement le tampon graphique enregistré à un pilote d'affichage de noyau pour tirer ledit tampon vers l'écran, en réponse à un déclencheur. Le procédé peut également consister à informer un second processeur du tampon graphique enregistré, et comprendre la réception du déclencheur par le noyau sous la forme d'un message en provenance du second processeur. Le premier processeur peut recevoir le déclencheur sous la forme d'une commande de réveil en provenance du second processeur tandis que le premier processeur est en mode veille. Une reprise partielle du noyau est alors effectuée sans activation de l'espace utilisateur sur le processeur primaire, et le tampon graphique est tiré vers l'écran sans utiliser le pipeline graphique de système d'exploitation de l'espace utilisateur.
Bibliography:Application Number: WO2014US72552