STORAGE CONTROL DEVICE
Transfer paths each contain one front-end interface from a plurality of front-end interfaces, one back-end interface from a plurality of back-end interfaces, at least one memory from one or more memories, and at least one processor from one or more processors. I/O target data are transferred by way...
Saved in:
Main Authors | , , |
---|---|
Format | Patent |
Language | English French Japanese |
Published |
21.05.2015
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Abstract | Transfer paths each contain one front-end interface from a plurality of front-end interfaces, one back-end interface from a plurality of back-end interfaces, at least one memory from one or more memories, and at least one processor from one or more processors. I/O target data are transferred by way of a target transfer path, from a plurality of transfer paths, that contains a front-end interface that has received an I/O request. A processor in the target transfer path generates path information indicating the physical devices contained in the target transfer path, and transmits a transfer instruction containing the path information to the front-end interface and/or the back-end interface in the target transfer path. In response to the transfer instruction, the front-end interface and/or the back-end interface in the target transfer path appends to the I/O target data an assurance code, which is a code for detecting data errors and which contains the path information from the transfer instruction.
La présente invention concerne des voies de transfert contenant chacune une interface frontale parmi une pluralité d'interfaces frontales, une interface dorsale parmi une pluralité d'interfaces dorsales, au moins une mémoire parmi une ou plusieurs mémoires et au moins un processeur parmi un ou plusieurs processeurs. Des données cibles d'E/S sont transférées au moyen d'une voie de transfert cible, parmi une pluralité de voies de transfert, qui contient une interface frontale qui a reçu une requête d'E/S. Un processeur dans la voie de transfert cible génère des informations de voie indiquant les dispositifs physiques contenus dans la voie de transfert cible, puis transmet une instruction de transfert contenant les informations de voie à l'interface frontale et/ou l'interface dorsale dans la voie de transfert cible. En réponse à l'instruction de transfert, l'interface frontale et/ou l'interface dorsale dans la voie de transfert cible ajoute aux données cibles d'E/S un code d'assurance, qui est un code destiné à détecter des erreurs de données et qui contient les informations de voie de l'instruction de transfert.
各転送経路は、複数のFE I/FのうちのいずれかのFE I/Fと、複数のBE I/FのうちのいずれかのBE I/Fと、1以上のメモリのうちのいずれかの少なくとも1つのメモリと、1以上のプロセッサのうちの少なくとも1つのプロセッサとを含む。複数の転送経路のうちI/O要求を受信したFE I/Fを含む対象転送経路を介してI/O対象データが転送される。対象転送経路におけるプロセッサが、対象転送経路に含まれる物理デバイスを表す経路情報を生成し、経路情報を含む転送指示を、対象転送経路におけるFE I/F及びBE I/Fのうちの少なくとも1つに送信する。対象転送経路におけるFE I/F及びBE I/Fのうちの少なくとも1つが、転送指示に応答して、データエラーを検出するコードであり転送指示中の経路情報を含んだ保証コードをI/O対象データに付与する。 |
---|---|
AbstractList | Transfer paths each contain one front-end interface from a plurality of front-end interfaces, one back-end interface from a plurality of back-end interfaces, at least one memory from one or more memories, and at least one processor from one or more processors. I/O target data are transferred by way of a target transfer path, from a plurality of transfer paths, that contains a front-end interface that has received an I/O request. A processor in the target transfer path generates path information indicating the physical devices contained in the target transfer path, and transmits a transfer instruction containing the path information to the front-end interface and/or the back-end interface in the target transfer path. In response to the transfer instruction, the front-end interface and/or the back-end interface in the target transfer path appends to the I/O target data an assurance code, which is a code for detecting data errors and which contains the path information from the transfer instruction.
La présente invention concerne des voies de transfert contenant chacune une interface frontale parmi une pluralité d'interfaces frontales, une interface dorsale parmi une pluralité d'interfaces dorsales, au moins une mémoire parmi une ou plusieurs mémoires et au moins un processeur parmi un ou plusieurs processeurs. Des données cibles d'E/S sont transférées au moyen d'une voie de transfert cible, parmi une pluralité de voies de transfert, qui contient une interface frontale qui a reçu une requête d'E/S. Un processeur dans la voie de transfert cible génère des informations de voie indiquant les dispositifs physiques contenus dans la voie de transfert cible, puis transmet une instruction de transfert contenant les informations de voie à l'interface frontale et/ou l'interface dorsale dans la voie de transfert cible. En réponse à l'instruction de transfert, l'interface frontale et/ou l'interface dorsale dans la voie de transfert cible ajoute aux données cibles d'E/S un code d'assurance, qui est un code destiné à détecter des erreurs de données et qui contient les informations de voie de l'instruction de transfert.
各転送経路は、複数のFE I/FのうちのいずれかのFE I/Fと、複数のBE I/FのうちのいずれかのBE I/Fと、1以上のメモリのうちのいずれかの少なくとも1つのメモリと、1以上のプロセッサのうちの少なくとも1つのプロセッサとを含む。複数の転送経路のうちI/O要求を受信したFE I/Fを含む対象転送経路を介してI/O対象データが転送される。対象転送経路におけるプロセッサが、対象転送経路に含まれる物理デバイスを表す経路情報を生成し、経路情報を含む転送指示を、対象転送経路におけるFE I/F及びBE I/Fのうちの少なくとも1つに送信する。対象転送経路におけるFE I/F及びBE I/Fのうちの少なくとも1つが、転送指示に応答して、データエラーを検出するコードであり転送指示中の経路情報を含んだ保証コードをI/O対象データに付与する。 |
Author | KOGA, TSUTOMU IHARA, HIDEYUKI KURIHARA, TOMOAKI |
Author_xml | – fullname: KOGA, TSUTOMU – fullname: KURIHARA, TOMOAKI – fullname: IHARA, HIDEYUKI |
BookMark | eNrjYmDJy89L5WQQCw7xD3J0d1Vw9vcLCfL3UXBxDfN0duVhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHh_kYGhqYG5kYGRhaOhsbEqQIAAw0hxw |
ContentType | Patent |
DBID | EVB |
DatabaseName | esp@cenet |
DatabaseTitleList | |
Database_xml | – sequence: 1 dbid: EVB name: esp@cenet url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP sourceTypes: Open Access Repository |
DeliveryMethod | fulltext_linktorsrc |
Discipline | Medicine Chemistry Sciences Physics |
DocumentTitleAlternate | DISPOSITIF DE COMMANDE DE MÉMORISATION ストレージ制御装置 |
ExternalDocumentID | WO2015072028A1 |
GroupedDBID | EVB |
ID | FETCH-epo_espacenet_WO2015072028A13 |
IEDL.DBID | EVB |
IngestDate | Fri Jul 19 15:02:20 EDT 2024 |
IsOpenAccess | true |
IsPeerReviewed | false |
IsScholarly | false |
Language | English French Japanese |
LinkModel | DirectLink |
MergedId | FETCHMERGED-epo_espacenet_WO2015072028A13 |
Notes | Application Number: WO2013JP81003 |
OpenAccessLink | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20150521&DB=EPODOC&CC=WO&NR=2015072028A1 |
ParticipantIDs | epo_espacenet_WO2015072028A1 |
PublicationCentury | 2000 |
PublicationDate | 20150521 |
PublicationDateYYYYMMDD | 2015-05-21 |
PublicationDate_xml | – month: 05 year: 2015 text: 20150521 day: 21 |
PublicationDecade | 2010 |
PublicationYear | 2015 |
RelatedCompanies | HITACHI, LTD |
RelatedCompanies_xml | – name: HITACHI, LTD |
Score | 3.0986288 |
Snippet | Transfer paths each contain one front-end interface from a plurality of front-end interfaces, one back-end interface from a plurality of back-end interfaces,... |
SourceID | epo |
SourceType | Open Access Repository |
SubjectTerms | CALCULATING COMPUTING COUNTING ELECTRIC DIGITAL DATA PROCESSING PHYSICS |
Title | STORAGE CONTROL DEVICE |
URI | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20150521&DB=EPODOC&locale=&CC=WO&NR=2015072028A1 |
hasFullText | 1 |
inHoldings | 1 |
isFullTextHit | |
isPrint | |
link | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3dS8MwED_G_HzT6vBjSkHpW9F-14chW5o6xTVj1rm3saQRFNFhK_77XmKne9pjcnD5gF_ufrncBeA84DJCRzWwZSg5EhQe2leBEAg8Ny5CjhbPU4nCgyzsP_p3k2DSgLdFLoyuE_qtiyMiogTivdLn9fz_EivRbyvLC_6CXR_Xad5JrJodO-pbNsdKeh06ZAkjFiHI26xs9CuLkOnHXeRKa-hIRwoPdNxTeSnzZaOS7sD6EPW9V7vQeJ0ZsEUWf68ZsDmoQ94GbOg3mqLEzhqH5R60HnI26t5Qk7AsH7F7M6HjW0L34SylOenbONT0b2XTJ7Y8L68FTeT88gBM5Iqe9P3ikkexLx3B3UBE7rOqPuYX6EEcQnuVpqPV4mPYVk0VBHedNjSrzy95gra14qd6S34AeDJ4AA |
link.rule.ids | 230,309,783,888,25576,76876 |
linkProvider | European Patent Office |
linkToHtml | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV1LT4NAEJ409VFvijY-qpJouBHljYfGtAtIFdimYu2NuLAmGqONYPz7ziLVnnqdSWYfybcz3-7MLMC5xbiDgaqlcpszJCjMVq-sPEfg6W5hM_R4higUjhM7fDBvZ9asBW-LWpi6T-h33RwREZUj3qv6vJ7_X2J5dW5lecFeUPRxHaR9T2nYsSa-ZdMUb9j3x9SjRCEEeZuSTH51DjJ9d4BcaQ2DbEfgwZ8ORV3KfNmpBNuwPkZ779UOtF6fJOiQxd9rEmzGzZO3BBt1jmZeorDBYbkL3fuUTgY3vkxokk5oJHv-dET8PTgL_JSEKg6V_a0se6TL8zK60EbOz_dBRq5ocNMsLpnjmlzLmW7ljv4suo-ZBUYQB9BbZelwtfoUOmEaR1k0Su6OYEuoxIO4rvWgXX1-8WP0sxU7qbfnB0PFevM |
openUrl | ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=STORAGE+CONTROL+DEVICE&rft.inventor=KOGA%2C+TSUTOMU&rft.inventor=KURIHARA%2C+TOMOAKI&rft.inventor=IHARA%2C+HIDEYUKI&rft.date=2015-05-21&rft.externalDBID=A1&rft.externalDocID=WO2015072028A1 |