INFORMATION PROCESSING SYSTEM AND INFORMATION PROCESSING METHOD
A CPU (1) writes analysis data to, in sequence, a first memory block (4), a second memory block (5), and a third memory block (6). After completion of the analysis data writing by the CPU (1), a CPU (2) performs an analysis data read process on, in sequence, the first memory block (4), the second me...
Saved in:
Main Authors | , , , , , |
---|---|
Format | Patent |
Language | English French Japanese |
Published |
05.03.2015
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | A CPU (1) writes analysis data to, in sequence, a first memory block (4), a second memory block (5), and a third memory block (6). After completion of the analysis data writing by the CPU (1), a CPU (2) performs an analysis data read process on, in sequence, the first memory block (4), the second memory block (5), and the third memory block (6). After completion of the analysis data read by the CPU (2), a preservation device control unit (3) reads the analysis data of, in sequence, the first memory block (4), the second memory block (5), and the third memory block (6), and performs a storage process to a storage device (16). Different processes are sequentially performed on the plurality of memory blocks (4, 5, 6) by the CPU (1), the CPU (2), and the preservation device control unit (3), and processing operations are executed in parallel on each of the memory blocks (4, 5, 6).
Selon la présente invention, une CPU (1) écrit des données d'analyse dans, dans l'ordre, un premier bloc de mémoire (4), un deuxième bloc de mémoire (5) et un troisième bloc de mémoire (6). Après achèvement de l'écriture de données d'analyse par la CPU (1), une CPU (2) effectue un processus de lecture de données d'analyse sur, dans l'ordre, le premier bloc de mémoire (4), le deuxième bloc de mémoire (5) et le troisième bloc de mémoire (6). Après achèvement de la lecture de données d'analyse par la CPU (2), une unité de commande de dispositif de préservation (3) lit les données d'analyse, dans l'ordre, du premier bloc de mémoire (4), du deuxième bloc de mémoire (5) et du troisième bloc de mémoire (6), et effectue un processus de stockage dans un dispositif de stockage (16). Différents processus sont séquentiellement effectués sur la pluralité de blocs de mémoire (4, 5, 6) par la CPU (1), la CPU (2) et l'unité de commande de dispositif de préservation (3), et des opérations de traitement sont exécutées en parallèle sur chacun des blocs de mémoire (4, 5, 6). |
---|---|
Bibliography: | Application Number: WO2013JP73162 |