SYNCHRONIZATION CAPTURE METHOD, SYNCHRONIZATION CAPTURE CIRCUIT AND WIRELESS COMMUNICATION SYSTEM

A synchronization capture circuit (11) is provided to each wireless communication station (10), and has the following: a matched filter bank (111) that outputs a first correlation value that is a correlation value between a wireless signal received from a synchronization control station (12) and ano...

Full description

Saved in:
Bibliographic Details
Main Authors MATSUFUJI,SHINYA, KURODA,SHO, MATSUMOTO,TAKAHIRO
Format Patent
LanguageEnglish
French
Japanese
Published 31.07.2014
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:A synchronization capture circuit (11) is provided to each wireless communication station (10), and has the following: a matched filter bank (111) that outputs a first correlation value that is a correlation value between a wireless signal received from a synchronization control station (12) and another wireless communication station (10), and a sequence of spread codes used in a synchronization signal, and that outputs a plurality of second correlation values that are correlation values between the received wireless signal and each sequence of spread codes used in each data signal; and an absolute value addition circuit (112) that calculates the sum of the absolute values of the plurality of second correlation values. A synchronization signal is detected on the basis of the sum of the absolute values of the first correlation value and the plurality of second correlation values. L'invention concerne un circuit (11) de capture de synchronisation équipant chaque station de communications hertziennes (10) et comportant: un banc (111) de filtres adaptés qui délivre une première valeur de corrélation constituant une valeur de corrélation entre un signal hertzien reçu en provenance d'une station (12) de régulation de synchronisation et une autre station (10) de communications hertziennes, et une suite de codes d'étalement utilisée dans un signal de synchronisation, et qui délivre une pluralité de deuxièmes valeurs de corrélation constituant des valeurs de corrélation entre le signal hertzien reçu et chaque suite de codes d'étalement utilisée dans chaque signal de données; et un circuit (112) d'addition de valeurs absolues qui calcule la somme des valeurs absolues de la pluralité de deuxièmes valeurs de corrélation. Un signal de synchronisation est détecté en se basant sur la somme des valeurs absolues de la première valeur de corrélation et sur la pluralité de deuxièmes valeurs de corrélation.
Bibliography:Application Number: WO2014JP51030