LOW POWER AND COMPACT AREA DIGITAL INTEGRATOR FOR A DIGITAL PHASE DETECTOR

In an example embodiment, a phase-locked loop circuit may include a first circuitry to receive a reference signal and a source signal. The first circuitry may generate a correction signal for demonstrating a difference in phase between the reference signal and the source signal. The phase-locked loo...

Full description

Saved in:
Bibliographic Details
Main Authors CASE, DANIEL, K, NGUYEN, THE'LINH, TROYER, STEVEN, GREGORY
Format Patent
LanguageEnglish
French
Published 28.11.2013
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:In an example embodiment, a phase-locked loop circuit may include a first circuitry to receive a reference signal and a source signal. The first circuitry may generate a correction signal for demonstrating a difference in phase between the reference signal and the source signal. The phase-locked loop may include a second circuitry to receive the correction signal. The second circuitry may generate a digital signal for demonstrating a phase-to-digital conversion of the correction signal. The phase-locked loop may include a third circuitry to receive the digital signal. The third circuitry may generate a control signal for demonstrating a converted voltage of the digital signal. The phase-locked loop may include a fourth circuitry to receive the control signal. The fourth circuitry may generate the source signal in response to the control signal. Un exemple de mode de réalisation de l'invention porte sur un circuit de boucle à verrouillage de phase qui peut comprendre une première circuiterie qui reçoit un signal de référence et un signal source. La première circuiterie peut générer un signal de correction servant à représenter une différence de phase entre le signal de référence et le signal source. La boucle à verrouillage de phase peut comprendre une deuxième circuiterie qui reçoit le signal de correction. La deuxième circuiterie peut générer un signal numérique servant à représenter une conversion phase-numérique du signal de correction. La boucle à verrouillage de phase peut comprendre une troisième circuiterie qui reçoit le signal numérique. La troisième circuiterie peut générer un signal de commande servant à représenter une tension convertie du signal numérique. La boucle à verrouillage de phase peut comprendre une quatrième circuiterie qui reçoit le signal de commande. La quatrième circuiterie peut générer le signal source en réponse au signal de commande.
Bibliography:Application Number: WO2013US41708