METHOD AND APPARATUS FOR SETTING AN I/O BANDWIDTH-BASED PROCESSOR FREQUENCY FLOOR

An apparatus and method for managing a frequency of a computer processor. The apparatus includes a power control unit (PCU) to manage power in a computer processor. The PCU includes a data collection module to obtain transaction rate data from a plurality of communication ports in the computer proce...

Full description

Saved in:
Bibliographic Details
Main Authors VARMA, ANKUSH, BACE, MATTHEW M, GARG, VIVEK, WILDER, JEFFREY S, STEINER, IAN M, SISTLA, KRISHNAKANTH V, ROWLAND, MARTIN T
Format Patent
LanguageEnglish
French
Published 27.06.2013
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:An apparatus and method for managing a frequency of a computer processor. The apparatus includes a power control unit (PCU) to manage power in a computer processor. The PCU includes a data collection module to obtain transaction rate data from a plurality of communication ports in the computer processor and a frequency control logic module coupled to the data collection module, the frequency control logic to calculate a minimum processor interconnect frequency for the plurality of communication ports to handle traffic without significant added latency and to override the processor interconnect frequency to meet the calculated minimum processor interconnect frequency. L'invention concerne un appareil et un procédé pour gérer une fréquence d'un processeur d'ordinateur. L'appareil comprend une unité de commande de puissance (PCU) pour gérer la puissance dans un processeur d'ordinateur. La PCU comprend un module de collecte de données afin d'obtenir des données de débit de transaction en provenance d'une pluralité de ports de communication dans le processeur d'ordinateur et un module logique de commande de fréquence couplé au module de collecte de données, la logique de commande de fréquence servant à calculer une fréquence d'interconnexion de processeur minimale permettant à la pluralité de ports de communication de gérer du trafic sans latence ajoutée sensible et à annuler la fréquence d'interconnexion de processeur pour atteindre la fréquence d'interconnexion de processeur minimale calculée.
Bibliography:Application Number: WO2011US66488