DELTA SIGMA D/A CONVERTER

Die vorliegende Erfindung betrifft einen Delta-Sigma-D/A-Wandler (48), durch den ein digitalwertiges Eingangssignal in ein binäres, entsprechend einem Takt zeitdiskretes Ausgangssignal wandelbar ist. Dabei ist durch einen über mehrere Takte gebildeten Mittelwert des Ausgangssignals der Wert des Eing...

Full description

Saved in:
Bibliographic Details
Main Authors LUGLI, ROBERT, ZOTZ, ALFRED, KORN, MICHAEL, DAMITH, STEPHAN
Format Patent
LanguageEnglish
French
German
Published 05.07.2012
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:Die vorliegende Erfindung betrifft einen Delta-Sigma-D/A-Wandler (48), durch den ein digitalwertiges Eingangssignal in ein binäres, entsprechend einem Takt zeitdiskretes Ausgangssignal wandelbar ist. Dabei ist durch einen über mehrere Takte gebildeten Mittelwert des Ausgangssignals der Wert des Eingangssignals analog darstellbar. Der Delta-Sigma-D/A-Wandler (48) ist derart ausgebildet, dass er im Einsatz das Ausgangssignal durch Aneinanderreihen von Signalmustern eines Satzes von Signalmustern bereitstellt, wobei die Signalmuster des Satzes jeweils binär sind, entsprechend dem Takt zeitdiskret sind und sich über eine Signalmuster-Taktlänge von mehreren Takten erstrecken. Mindestens zwei Signalmuster des Satzes weisen voneinander unterschiedliche Signalmuster-Mittelwerte, die über die jeweilige Signalmuster-Taktlänge gebildet werden, auf und alle Signalmuster des Satzes weisen jeweils im Wesentlichen die gleiche Anzahl, insbesondere genau die gleiche Anzahl, von Flanken auf. The invention relates to a delta sigma D/A converter (48) by means of which a digitally valued input signal can be converted to a binary output signal that is time-discrete corresponding to one cycle. In the process, an analog representation of the value of the input signal can be produced using a mean value of the output signal, which has been formed over several cycles. The delta sigma D/A converter (48) is designed such that, during use, said converter provides the output signal by stringing together signal patterns of a set of signal patterns, wherein the signal patterns of the set are each binary, time-discrete corresponding to the cycle, and extend over a signal pattern cycle length of several cycles. At least two signal patterns of the set have signal pattern mean values which are different from each other, and which are formed over the respective signal pattern cycle length, and all the signal patterns of the set each have substantially the same number, in particular precisely the same number, of flanks. La présente invention concerne un convertisseur N/A delta-sigma (48) qui permet la conversion d'un signal d'entrée à valeurs numériques en un signal de sortie binaires à valeurs discrètes dans le temps selon une horloge. Selon l'invention, la valeur du signal d'entrée peut être représentée de manière analogique par une valeur moyenne du signal de sortie formée sur plusieurs temps d'horloge. Le convertisseur N/A delta-sigma (48) est conçu de sorte qu'en cours d'utilisation, il fournit le signal de sortie par alignement de motifs de signal d'un ensemble de motifs de signal, les motifs de signal de l'ensemble étant respectivement binaires et discrets dans le temps selon une horloge et s'étendant sur une durée d'horloge de motifs de signal de plusieurs temps d'horloge. Au moins deux motifs de signal de l'ensemble présentent des valeurs moyennes de motif de signal différentes qui sont formées sur les durées d'horloge de motifs de signal respectives, et tous les motifs de signal de l'ensemble présentent respectivement sensiblement le même nombre, notamment précisément le même nombre de flancs.
Bibliography:Application Number: WO2011EP68369