PACKAGE FOR SYSTEM LEVEL ELECTRONIC PRODUCTS

Methods and arrangements for packaging system level electronics are described. In one aspect, an external skin of the package is formed from isolation paper. In some embodiments, the isolation paper is formed into a box. A printed circuit board is placed within the isolation paper skin and is substa...

Full description

Saved in:
Bibliographic Details
Main Authors CHIN, DAVID, T, DARBINYAN, ARTUR, SINCERBOX, KURT, E
Format Patent
LanguageEnglish
French
Published 08.03.2012
Subjects
Online AccessGet full text

Cover

Loading…
Abstract Methods and arrangements for packaging system level electronics are described. In one aspect, an external skin of the package is formed from isolation paper. In some embodiments, the isolation paper is formed into a box. A printed circuit board is placed within the isolation paper skin and is substantially completely surrounded by a potting material that substantially completely fills the skin. The potting material is cured to solidify the potting material within the isolation paper box and to adhere the potting material to the isolation paper such that the isolation paper forms a skin for a brick of potting material that encapsulates the printed circuit board. The isolation paper skin includes at least one opening that permits an interconnect to be exposed through the skin. With this arrangement, a packaged electronics device is provided and the isolation paper forms the exposed outer surface of the packaged electronics device. The described package is particularly well suited for use in packaging system level power electronics such as power supplies. Cette invention se rapporte à des procédés et à des agencements destinés à mettre des circuits électroniques à un niveau système dans des boîtiers. Dans un aspect, une enveloppe extérieure du boîtier est formée à partir d'un papier isolant. Dans certains modes de réalisation, le papier l'isolant est façonné en une boîte. Une carte de circuit imprimé est placée à l'intérieur de l'enveloppe en papier isolant et est entourée de manière sensiblement complète par un matériau de remplissage qui remplit de manière sensiblement complète l'enveloppe. Le matériau de remplissage est cuit de façon à solidifier le matériau de remplissage à l'intérieur de la boîte en papier isolant et à faire adhérer le matériau de remplissage sur le papier isolant de telle sorte que le papier isolant forme une enveloppe d'une brique de matériau de remplissage qui encapsule la carte de circuit imprimé. L'enveloppe de papier isolant comprend au moins une ouverture qui permet l'exposition d'une interconnexion à travers l'enveloppe. Grâce à cet agencement, il est fourni un dispositif électronique mis en boîtier et le papier isolant forme la surface extérieure exposée du dispositif électronique mis en boîtier. Le boîtier décrit est particulièrement bien adapté pour une utilisation de mise en boîtier de circuits électroniques de puissance à un niveau système tels que des blocs d'alimentation.
AbstractList Methods and arrangements for packaging system level electronics are described. In one aspect, an external skin of the package is formed from isolation paper. In some embodiments, the isolation paper is formed into a box. A printed circuit board is placed within the isolation paper skin and is substantially completely surrounded by a potting material that substantially completely fills the skin. The potting material is cured to solidify the potting material within the isolation paper box and to adhere the potting material to the isolation paper such that the isolation paper forms a skin for a brick of potting material that encapsulates the printed circuit board. The isolation paper skin includes at least one opening that permits an interconnect to be exposed through the skin. With this arrangement, a packaged electronics device is provided and the isolation paper forms the exposed outer surface of the packaged electronics device. The described package is particularly well suited for use in packaging system level power electronics such as power supplies. Cette invention se rapporte à des procédés et à des agencements destinés à mettre des circuits électroniques à un niveau système dans des boîtiers. Dans un aspect, une enveloppe extérieure du boîtier est formée à partir d'un papier isolant. Dans certains modes de réalisation, le papier l'isolant est façonné en une boîte. Une carte de circuit imprimé est placée à l'intérieur de l'enveloppe en papier isolant et est entourée de manière sensiblement complète par un matériau de remplissage qui remplit de manière sensiblement complète l'enveloppe. Le matériau de remplissage est cuit de façon à solidifier le matériau de remplissage à l'intérieur de la boîte en papier isolant et à faire adhérer le matériau de remplissage sur le papier isolant de telle sorte que le papier isolant forme une enveloppe d'une brique de matériau de remplissage qui encapsule la carte de circuit imprimé. L'enveloppe de papier isolant comprend au moins une ouverture qui permet l'exposition d'une interconnexion à travers l'enveloppe. Grâce à cet agencement, il est fourni un dispositif électronique mis en boîtier et le papier isolant forme la surface extérieure exposée du dispositif électronique mis en boîtier. Le boîtier décrit est particulièrement bien adapté pour une utilisation de mise en boîtier de circuits électroniques de puissance à un niveau système tels que des blocs d'alimentation.
Author DARBINYAN, ARTUR
SINCERBOX, KURT, E
CHIN, DAVID, T
Author_xml – fullname: CHIN, DAVID, T
– fullname: DARBINYAN, ARTUR
– fullname: SINCERBOX, KURT, E
BookMark eNrjYmDJy89L5WTQCXB09nZ0d1Vw8w9SCI4MDnH1VfBxDXP1UXD1cXUOCfL383RWCAjydwl1DgnmYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxQWJyal5qSXx4f5GBoZGBsYGJkYGjkbGxKkCACTsJ8s
ContentType Patent
DBID EVB
DatabaseName esp@cenet
DatabaseTitleList
Database_xml – sequence: 1
  dbid: EVB
  name: esp@cenet
  url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP
  sourceTypes: Open Access Repository
DeliveryMethod fulltext_linktorsrc
Discipline Medicine
Chemistry
Sciences
DocumentTitleAlternate BOÎTIER DESTINÉ À DES PRODUITS ÉLECTRONIQUES À UN NIVEAU SYSTÈME
ExternalDocumentID WO2012030420A2
GroupedDBID EVB
ID FETCH-epo_espacenet_WO2012030420A23
IEDL.DBID EVB
IngestDate Fri Jul 19 15:37:11 EDT 2024
IsOpenAccess true
IsPeerReviewed false
IsScholarly false
Language English
French
LinkModel DirectLink
MergedId FETCHMERGED-epo_espacenet_WO2012030420A23
Notes Application Number: WO2011US37905
OpenAccessLink https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20120308&DB=EPODOC&CC=WO&NR=2012030420A2
ParticipantIDs epo_espacenet_WO2012030420A2
PublicationCentury 2000
PublicationDate 20120308
PublicationDateYYYYMMDD 2012-03-08
PublicationDate_xml – month: 03
  year: 2012
  text: 20120308
  day: 08
PublicationDecade 2010
PublicationYear 2012
RelatedCompanies NATIONAL SEMICONDUCTOR CORPORATION
DARBINYAN, ARTUR
SINCERBOX, KURT, E
CHIN, DAVID, T
RelatedCompanies_xml – name: DARBINYAN, ARTUR
– name: NATIONAL SEMICONDUCTOR CORPORATION
– name: CHIN, DAVID, T
– name: SINCERBOX, KURT, E
Score 2.8314188
Snippet Methods and arrangements for packaging system level electronics are described. In one aspect, an external skin of the package is formed from isolation paper....
SourceID epo
SourceType Open Access Repository
SubjectTerms BASIC ELECTRIC ELEMENTS
CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
PRINTED CIRCUITS
SEMICONDUCTOR DEVICES
Title PACKAGE FOR SYSTEM LEVEL ELECTRONIC PRODUCTS
URI https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20120308&DB=EPODOC&locale=&CC=WO&NR=2012030420A2
hasFullText 1
inHoldings 1
isFullTextHit
isPrint
link http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV1LS8NAEB5KFfWmVfFRJaDkZDBmN4k5FEk3G6s2D5JU21PJEwSpxUb8--4uifbU2z5g9gEzO9_szrcA1wZzglVkFYqZoUrBSFUVC1m6gk0dV4gzkItQtucbowl-nurTDny0uTCCJ_RHkCMyjcqZvtfCXi__g1iOeFu5us3eWdPng5sMHLlBx3cap1-RneGAhoETEJkQhttkP2r7sKbazGBvcUeaM-3T1yHPS1muHyruPmyHTN6iPoBOuejBLmn_XuvBjtdcebNio32rQ7gJbfJiP1KJITcpnsUJ9aQx_0RTomNKkijwn4gURoEzIUl8BFcuTchIYcPO_1Y5fwvW54iOocvwf3kCklaZ2FKRmep6ivMyTYvKKMxMz1OtVLVCO4X-Jklnm7vPYY9XxbOq-z5066_v8oKds3V2KbbnFwzseps
link.rule.ids 230,309,786,891,25594,76906
linkProvider European Patent Office
linkToHtml http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV1LS8NAEB5KFetNq-KjakDJyWDc3TTmUKTdpKY2L5JU21NImgQEqcVG_PvuLqn21NuyA7MPmOfufANw22VOsIqNXNEzXCoEq6piYENTiK6REnMEcpHKdr2uPSEvU23agI91LYzACf0R4IhMouZM3iuhr5f_SSxT_K1c3WfvbOrzaRj3TLmOjh8Qh1-RzUHPCnzTpzKlLG6TvXBNI0jtM4W9o3N8Xu48vQ54Xcpy06gMD2A3YPwW1SE0ikUbWnTde60Ne2795M2GtfStjuAu6NNx_9mSWOQmRbMotlzJ4U00JcuxaBz63ohKQeibExpHx3AztGJqK2zZ5O-UyZu_uUd8Ak0W_xenIKFSJ4aK9VTTUjIv0jQvu7meafMUFSrK0Rl0tnE6306-hpYdu07ijLzxBexzkvhi9diBZvX1XVwym1tlV-KqfgHw7X2I
openUrl ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=PACKAGE+FOR+SYSTEM+LEVEL+ELECTRONIC+PRODUCTS&rft.inventor=CHIN%2C+DAVID%2C+T&rft.inventor=DARBINYAN%2C+ARTUR&rft.inventor=SINCERBOX%2C+KURT%2C+E&rft.date=2012-03-08&rft.externalDBID=A2&rft.externalDocID=WO2012030420A2