ARRAY ARCHITECTURE FOR REDUCED VOLTAGE, LOW POWER SINGLE POLY EEPROM

An Electrically Erasable Programmable Read Only Memory (EEPROM) memory array (FIG. 7) is disclosed. The memory array includes a plurality of memory cells arranged in rows and columns. Each memory cell has a switch (714), an access transistor (716), and a sense transistor (720). A current path of eac...

Full description

Saved in:
Bibliographic Details
Main Authors STIEGLER, HARVEY, J, MITCHELL, ALLAN, T
Format Patent
LanguageEnglish
French
Published 26.01.2012
Subjects
Online AccessGet full text

Cover

Loading…
Abstract An Electrically Erasable Programmable Read Only Memory (EEPROM) memory array (FIG. 7) is disclosed. The memory array includes a plurality of memory cells arranged in rows and columns. Each memory cell has a switch (714), an access transistor (716), and a sense transistor (720). A current path of each access transistor is connected in series with a current path of each respective sense transistor. A first program data lead (706) is connected to the switch of each memory cell in a first column. A bit line (718) is connected to the current path of each access transistor in the first column. A read select lead (721) is connected to a control terminal of each access transistor in the first row. A first row select lead (700) is connected to a control terminal of the switch in each memory cell in a first row. L'invention porte sur une matrice de mémoire morte effaçable et programmable électriquement (EEPROM) (FIG. 7). La matrice de mémoire comprend une pluralité de cellules de mémoire agencées en rangées et en colonnes. Chaque cellule de mémoire comprend un interrupteur (714), un transistor d'accès (716) et un transistor de lecture (720). Un chemin de courant de chaque transistor d'accès est connecté en série à un chemin de courant de chaque transistor de lecture respectif. Un premier conducteur de données de programmation (706) est connecté à l'interrupteur de chaque cellule de mémoire dans une première colonne. Une ligne de bit (718) est connectée au chemin de courant de chaque transistor d'accès dans la première colonne. Un conducteur de sélection de lecture (721) est connecté à une borne de commande de chaque transistor d'accès dans la première rangée. Un premier conducteur de sélection de rangée (700) est connectée à une borne de commande de l'interrupteur de chaque cellule de mémoire dans la première rangée.
AbstractList An Electrically Erasable Programmable Read Only Memory (EEPROM) memory array (FIG. 7) is disclosed. The memory array includes a plurality of memory cells arranged in rows and columns. Each memory cell has a switch (714), an access transistor (716), and a sense transistor (720). A current path of each access transistor is connected in series with a current path of each respective sense transistor. A first program data lead (706) is connected to the switch of each memory cell in a first column. A bit line (718) is connected to the current path of each access transistor in the first column. A read select lead (721) is connected to a control terminal of each access transistor in the first row. A first row select lead (700) is connected to a control terminal of the switch in each memory cell in a first row. L'invention porte sur une matrice de mémoire morte effaçable et programmable électriquement (EEPROM) (FIG. 7). La matrice de mémoire comprend une pluralité de cellules de mémoire agencées en rangées et en colonnes. Chaque cellule de mémoire comprend un interrupteur (714), un transistor d'accès (716) et un transistor de lecture (720). Un chemin de courant de chaque transistor d'accès est connecté en série à un chemin de courant de chaque transistor de lecture respectif. Un premier conducteur de données de programmation (706) est connecté à l'interrupteur de chaque cellule de mémoire dans une première colonne. Une ligne de bit (718) est connectée au chemin de courant de chaque transistor d'accès dans la première colonne. Un conducteur de sélection de lecture (721) est connecté à une borne de commande de chaque transistor d'accès dans la première rangée. Un premier conducteur de sélection de rangée (700) est connectée à une borne de commande de l'interrupteur de chaque cellule de mémoire dans la première rangée.
Author MITCHELL, ALLAN, T
STIEGLER, HARVEY, J
Author_xml – fullname: STIEGLER, HARVEY, J
– fullname: MITCHELL, ALLAN, T
BookMark eNrjYmDJy89L5WRwcQwKcoxUcAxy9vAMcXUOCQ1yVXDzD1IIcnUJdXZ1UQjz9wlxdHfVUfDxD1cI8A93DVII9vRz93EFcnwiFVxdA4L8fXkYWNMSc4pTeaE0N4Oym2uIs4duakF-fGpxQWJyal5qSXy4v5GBIQiZGho5GhoTpwoAIsEuSQ
ContentType Patent
DBID EVB
DatabaseName esp@cenet
DatabaseTitleList
Database_xml – sequence: 1
  dbid: EVB
  name: esp@cenet
  url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP
  sourceTypes: Open Access Repository
DeliveryMethod fulltext_linktorsrc
Discipline Medicine
Chemistry
Sciences
Physics
DocumentTitleAlternate ARCHITECTURE DE MATRICE POUR MÉMOIRE EEPROM À UN SEUL NIVEAU DE POLYSILICIUM À TENSION RÉDUITE, BASSE PUISSANCE
ExternalDocumentID WO2012012512A1
GroupedDBID EVB
ID FETCH-epo_espacenet_WO2012012512A13
IEDL.DBID EVB
IngestDate Fri Jul 19 11:41:45 EDT 2024
IsOpenAccess true
IsPeerReviewed false
IsScholarly false
Language English
French
LinkModel DirectLink
MergedId FETCHMERGED-epo_espacenet_WO2012012512A13
Notes Application Number: WO2011US44651
OpenAccessLink https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20120126&DB=EPODOC&CC=WO&NR=2012012512A1
ParticipantIDs epo_espacenet_WO2012012512A1
PublicationCentury 2000
PublicationDate 20120126
PublicationDateYYYYMMDD 2012-01-26
PublicationDate_xml – month: 01
  year: 2012
  text: 20120126
  day: 26
PublicationDecade 2010
PublicationYear 2012
RelatedCompanies TEXAS INSTRUMENTS JAPAN LIMITED
MITCHELL, ALLAN, T
STIEGLER, HARVEY, J
TEXAS INSTRUMENTS INCORPORATED
RelatedCompanies_xml – name: MITCHELL, ALLAN, T
– name: TEXAS INSTRUMENTS INCORPORATED
– name: TEXAS INSTRUMENTS JAPAN LIMITED
– name: STIEGLER, HARVEY, J
Score 2.8405592
Snippet An Electrically Erasable Programmable Read Only Memory (EEPROM) memory array (FIG. 7) is disclosed. The memory array includes a plurality of memory cells...
SourceID epo
SourceType Open Access Repository
SubjectTerms INFORMATION STORAGE
PHYSICS
STATIC STORES
Title ARRAY ARCHITECTURE FOR REDUCED VOLTAGE, LOW POWER SINGLE POLY EEPROM
URI https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20120126&DB=EPODOC&locale=&CC=WO&NR=2012012512A1
hasFullText 1
inHoldings 1
isFullTextHit
isPrint
link http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3da8IwED_Efb5tbmMfbgQ2-rQybWvTPsiobdSNakrn_HgSW1MYjCqzY__-LkE3n4Q8JBcIycHd5ZfcB8CDzKI0b6SunhnWHAEKnemzxDJ0xMuCpo7j1lTi-V7f7r5br-PGuASfm1gYlSf0RyVHRIlKUd4Lpa-X_49YgfKtXD0lH0haPLcHzUBbo-O6bLYWtJos4gH3Nd9H3Kb1480cmjcPsdIeXqSpdABjw5aMS1luG5X2CexHuF5enEJJ5BU48je11ypw2Ft_eVfgQPlopiskruVwdQaBF8fehMifHlQ9vnRdIAjnSCwL6bCADHk48DrskYR8RCI-YjF5e-l3QoaDcEIYi2LeO4f7Nhv4XR03Nv3jw3TEt09hXkA5X-TiEsicCiFMO3OF7Vo0mTk0S4Vpuk4jo7ZVr11BdddK17unb-BY9uW7g2FXoVx8fYtbtMRFcqcY-AsM_oSt
link.rule.ids 230,309,783,888,25578,76884
linkProvider European Patent Office
linkToHtml http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3dS8MwED_G_JhvOhU_pgaUPlnc1q4fD0O6NvvQtim17uNprF0KgnTDVfz3vZRN9zTISy5wJAd3l19y-QXgQbAozVuJKadNdY4ARZ_Js1htyoiXuZ4YhlkviOc9X-u_qy_j1rgEn5u3MAVP6E9BjogelaC_50W8Xv4fYjlFbeXqKf5A0eK5G7UdaY2OG6JpktNp04A5zJZsG3Gb5IebMUxvFmKlPdxkG4Jpnw474l3KcjupdI9hP0B9WX4CJZ5VoWJv_l6rwqG3vvKuwkFRo5msULj2w9UpOFYYWhMibnow9NiidIEgnCOh-EiHOmTI3Mjq0UfishEJ2IiG5G3g91yKHXdCKA1C5p3BfZdGdl_GiU3_7DAdse1VKOdQzhYZvwAy1znnipaaXDNVPZ4ZeppwRTGNVqpraqN-CbVdmq52D99BpR957tQd-K_XcCTk4gyiqdWgnH998xvMynl8WxjzF25oh50
openUrl ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=ARRAY+ARCHITECTURE+FOR+REDUCED+VOLTAGE%2C+LOW+POWER+SINGLE+POLY+EEPROM&rft.inventor=STIEGLER%2C+HARVEY%2C+J&rft.inventor=MITCHELL%2C+ALLAN%2C+T&rft.date=2012-01-26&rft.externalDBID=A1&rft.externalDocID=WO2012012512A1