SOLID-STATE IMAGE CAPTURE DEVICE AND IMAGE CAPTURE DEVICE

Provided are a solid-state image capture device and an image capture device, comprising an image capture unit (2), further comprising an effective portion (16) and a peripheral portion (17); a row selection circuit (3) that selects pixels (11a, 11b) on a row unit basis; a column circuit unit (20) th...

Full description

Saved in:
Bibliographic Details
Main Authors HARA, KUNIHIKO, SOWA, TAKESHI
Format Patent
LanguageEnglish
French
Japanese
Published 14.07.2011
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:Provided are a solid-state image capture device and an image capture device, comprising an image capture unit (2), further comprising an effective portion (16) and a peripheral portion (17); a row selection circuit (3) that selects pixels (11a, 11b) on a row unit basis; a column circuit unit (20) that temporarily retains outputted pixel signals; and a control unit (9) that supplies row address signals that designate rows to be selected to the row selection circuit (3). With respect to at least one drive mode, the control unit (9) generates a first row selection sequence that includes the row address signals corresponding to the effective portion (16) and a second row selection sequence that includes the row address signals corresponding to the peripheral portion (17), and supplies same to the row selection circuit (3) such that either the number of pixel rows simultaneously designated in each of the first row selection sequence and the second row selection sequence, or the number of cycles within each designated row of each respective row selection sequence, varies among the row selection sequences. L'invention porte sur un dispositif de capture d'image à semi-conducteurs et sur un dispositif de capture d'image qui comporte une unité de capture d'image (2), comportant en outre une partie effective (16) et une partie périphérique (17) ; un circuit de sélection de rangée (3) qui sélectionne des pixels (11a, 11b) par unité de rangée ; une unité de circuit de colonne (20) qui retient temporairement des signaux de pixel de sortie, et une unité de commande (9) qui fournit des signaux d'adresse de rangée qui désignent des rangées devant être sélectionnées au circuit de sélection de rangée (3). En ce qui concerne au moins un mode de pilotage, l'unité de commande (9) génère une première séquence de sélection de rangées qui comprend les signaux d'adresse de rangée correspondant à la partie effective (16) et une seconde séquence de sélection de rangées qui comprend les signaux d'adresse de rangée correspondant à la partie périphérique (17), et les fournit au circuit de sélection de rangée (3) de telle manière que soit le nombre de rangées de pixels simultanément désignées dans chacune de la première séquence de sélection de rangées et de la seconde séquence de sélection de rangées, soit le nombre de cycles dans chaque rangée désignée de chaque séquence de sélection de rangées respective, varie entre les séquences de sélection de rangées.
Bibliography:Application Number: WO2010JP07419