SEMICONDUCTOR DEVICE

A semiconductor device (827) comprises a semiconductor memory device (822) and a logic circuit (123). The semiconductor memory device (822) further comprises two memory array regions (802a, 802b). The output of one memory array region is treated as the input of the other memory array region, allowin...

Full description

Saved in:
Bibliographic Details
Main Author NAKAI, NOBUYUKI
Format Patent
LanguageEnglish
French
Japanese
Published 30.06.2011
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:A semiconductor device (827) comprises a semiconductor memory device (822) and a logic circuit (123). The semiconductor memory device (822) further comprises two memory array regions (802a, 802b). The output of one memory array region is treated as the input of the other memory array region, allowing inverting the read/write control of each respective memory array region, thus facilitating innate inspection on the part of the semiconductor memory device (822). Un dispositif à semi-conducteurs (827) comprend un dispositif de mémoire à semi-conducteurs (822) et un circuit logique (123). Le dispositif de mémoire à semi-conducteurs (822) comprend en outre deux régions de matrice de mémoire (802a, 802b). La sortie d'une région de matrice de mémoire est traitée en tant qu'entrée de l'autre région de matrice de mémoire, permettant d'inverser la commande de lecture/écriture de chaque région de matrice de mémoire respective, facilitant ainsi une inspection naturelle de la part du dispositif de mémoire à semi-conducteurs (822).
Bibliography:Application Number: WO2010JP06570