METHOD AND APPARATUS FOR DETECTING AND CORRECTING ERRORS IN A PARALLEL TO SERIAL CIRCUIT

A circuit (301 ) has first portion (302) that receives data at a first rate; a second portion (305) that outputs data at a second rate synchronized to and different from the first rate; a third portion (350) that transfers data from the first portion (302) to the second portion (305); and a fourth p...

Full description

Saved in:
Bibliographic Details
Main Authors PATRA, MADEN, M, SASAKI, PAUL T
Format Patent
LanguageEnglish
French
Published 10.03.2011
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:A circuit (301 ) has first portion (302) that receives data at a first rate; a second portion (305) that outputs data at a second rate synchronized to and different from the first rate; a third portion (350) that transfers data from the first portion (302) to the second portion (305); and a fourth portion (361 ) that generates an error detected signal in response to a disruption in the synchronism between the first and second rates. A different aspect involves a method that includes: receiving data at a first rate in a first portion (302); transferring data from the first portion (302) to a second portion (305); outputting data at a second rate from the second portion (305), the second rate being synchronized to and different from the first rate; and generating an error detected signal in response to detection of a disruption in the synchronism between the first and second rates. Un circuit (301) est équipé d'une première partie (302) qui reçoit des données à un premier débit; d'une deuxième partie (305) qui fournit en sortie des données à un deuxième débit synchronisé par rapport au premier débit et différent de ce dernier; d'une troisième partie (350) qui transfert des données depuis la première partie (302) jusqu'à la deuxième partie (305); et d'une quatrième partie (361) qui génère un signal de détection d'erreur en réponse à une interruption de la synchronisation entre les premier et deuxième débits. Un aspect différent implique un procédé qui inclut : une étape consistant à recevoir des données à un premier débit dans une première partie (302); une étape consistant à transférer des données depuis la première partie (302) jusqu'à une deuxième partie (305); une étape consistant à fournir en sortie des données à un deuxième débit depuis la deuxième partie (305), le deuxième débit étant synchronisé par rapport au premier débit et différent de ce dernier; et une étape consistant à générer un signal de détection d'erreur en réponse à une interruption de la synchronisation entre les premier et deuxième débits.
Bibliography:Application Number: WO2010US20560