DIRECT CONVERSION RECEIVER

A direct conversion receiver wherein even when signals are successively received, the DC offset voltage can be removed. The direct conversion receiver comprises a local oscillator (16) that generates a local oscillation signal having the same frequency as a desired signal to be received; a mixer (14...

Full description

Saved in:
Bibliographic Details
Main Author MIYAGI, HIROSHI
Format Patent
LanguageEnglish
French
Japanese
Published 22.05.2008
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:A direct conversion receiver wherein even when signals are successively received, the DC offset voltage can be removed. The direct conversion receiver comprises a local oscillator (16) that generates a local oscillation signal having the same frequency as a desired signal to be received; a mixer (14) that mixes a broadcast wave signal received via an antenna (12) with the local oscillation signal to generate a baseband signal; PLL circuits (20,30) that receive the baseband signal outputted by the mixer (14); and analog-to-digital converters (28,38) and a signal processing part (40) that sever as a demodulating circuit for demodulating signals outputted by the PLL circuits (20,30). The PLL circuits (20,30) generate the signals that are synchronized with the baseband signal and that have no correlation to the DC offset voltage included in the baseband signal. L'invention concerne un récepteur à conversion directe dans lequel même lorsque des signaux sont reçus de manière successive, la tension de décalage CC peut être éliminée. Le récepteur à conversion directe comprend un oscillateur local (16) générant un signal d'oscillation local ayant la même fréquence qu'un signal désiré devant être reçu ; un mélangeur (14) qui mélange un signal d'onde de diffusion reçu par l'intermédiaire d'une antenne (12) avec le signal d'oscillation local pour générer un signal en bande de base ; des circuits de boucle à verrouillage de phase (PLL) (20, 30) recevant le signal en bande de base émis par le mélangeur (14) ; et des convertisseurs analogique à numérique (28, 38) et une partie de traitement de signal (40) servant de circuit de démodulation pour démoduler des signaux émis par les circuits de PLL (20, 30). Les circuits de PLL (20, 30) génèrent les signaux synchronisés avec le signal en bande de base et n'ayant pas de corrélation avec la tension de décalage CC comprise dans le signal en bande de base.
Bibliography:Application Number: WO2006JP322613