A/D CONVERTER

Provided is a flash type A/D converter including a differential amplifier circuit array and a voltage comparing circuit array. The A/D converter further includes an adjusting circuit (107) for making the output dynamic range of the differential amplifier circuits coincide highly precisely with the i...

Full description

Saved in:
Bibliographic Details
Main Author NAKA, JUNICHI
Format Patent
LanguageEnglish
French
Japanese
Published 27.03.2008
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:Provided is a flash type A/D converter including a differential amplifier circuit array and a voltage comparing circuit array. The A/D converter further includes an adjusting circuit (107) for making the output dynamic range of the differential amplifier circuits coincide highly precisely with the input dynamic range of the voltage comparators, and the resistances of a plurality of voltage generating circuits (122) contained in a reference voltage generating circuit (119) belonging to the adjusting circuit (107) are connected in series. By these series connections, the area of the voltage generating circuit (122) is reduced, and the output dynamic ranges of individual differential amplifier circuits (A1 to Am+1) of the differential amplifier circuit train (102) coincide highly precisely with the input dynamic ranges of individual voltage comparing circuits (Cr1 to Crm+1) of the voltage comparing circuit array (103). Moreover, the half circuit of the voltage generating circuit (122) is used to generate a reference voltage. As a result, the area of the voltage generating circuit is made smaller. L'invention concerne un convertisseur A/N de type flash comprenant un ensemble de circuits amplificateurs différentiels et un ensemble de circuits de comparaison de tension. Le convertisseur A/N comprend en outre un circuit d'ajustement (107) pour amener la plage dynamique de sortie des circuits amplificateurs différentiels à coïncider de façon hautement précise avec la plage dynamique d'entrée des comparateurs de tension, et les résistances d'une pluralité de circuits de génération de tension (122) contenus dans un circuit (119) de génération de tension de référence appartenant au circuit d'ajustement (107) sont connectées en série. Par ces connexions en série, la surface du circuit de génération de tension (122) est réduite, et les plages dynamiques de sortie des circuits amplificateurs différentiels individuels (A1 à Am+1) du train de circuits amplificateurs différentiels (102) coïncident de façon hautement précise avec les plages dynamiques d'entrée des circuits de comparaison de tension individuels (CR1 à CRm+1) de l'ensemble de circuits de comparaison de tension (103). De plus, le demi-circuit du circuit de génération de tension (122) est utilisé pour générer une tension de référence. Il en résulte que la surface du circuit de génération de tension est rendue plus petite.
Bibliography:Application Number: WO2007JP55544