CODE SENSING METHOD AND APPARATUS
A metric calculation method not using a multiplier and having a higher accuracy as compared to a case using approximation. A constant calculation circuit 31 uses an average voltage V/2 input from an average voltage register for a parameter R input from an asymmetric register and calculates V/2 - A,...
Saved in:
Main Author | |
---|---|
Format | Patent |
Language | English French Japanese |
Published |
17.04.2003
|
Edition | 7 |
Subjects | |
Online Access | Get full text |
Cover
Loading…
Abstract | A metric calculation method not using a multiplier and having a higher accuracy as compared to a case using approximation. A constant calculation circuit 31 uses an average voltage V/2 input from an average voltage register for a parameter R input from an asymmetric register and calculates V/2 - A, V/2 + A, and A/2 required for calculating a branch metric and outputs the calculation results to an adder 33, an adder 35, and an adder 36. A multiplier 32 multiplies an equalization signal yk with a value 1 or -1 input from a polarity register. A bit shifter 37 shifts A/2 - yk input from the adder 36 by c bits corresponding to the parameter R input from the asymmetric register. That is, A/2 - yk is multiplied by alpha and output to adders 38, 39. However, when the parameter R is 0, the bit shifter 37 outputs 0 to the adders 38, 39. The present invention can be applied to recording/reproducing apparatus.
L'invention concerne un procédé de calcul métrique qui n'emploie pas un multiplieur et qui possède une précision très élevée, comparé à un procédé utilisant l'approximation. Un circuit de calcul constant (31) utilise une tension moyenne V/2 entrée à partir d'un registre de tensions moyennes pour un paramètre R entré à partir d'un registre asymétrique, puis, ledit circuit calcule V/2-A, V/2+A et A/2 requis pour le calcul d'une métrique de branche et il transmet les résultats du calcul à des additionneurs (33, 35, 36). Un multiplieur (32) multiplie un signal d'égalisation yk avec une valeur 1 ou 1 entrée à partir d'un registre de polarités. Un décaleur de bits (31) déplace l'opération A/2 yk entrée à partir de l'additionneur (36) de c bits correspondants au paramètre R entré à partir du registre asymétrique. Ainsi, l'opération A/2 yk est multipliée par alpha et elle est transmise aux additionneurs (38, 39). Toutefois, lorsque le paramètre R est égal à 0, le décaleur de bits (37) transmet un 0 aux additionneurs (38, 39). On peut également utiliser le procédé de cette invention avec un appareil d'enregistrement/de reproduction. |
---|---|
AbstractList | A metric calculation method not using a multiplier and having a higher accuracy as compared to a case using approximation. A constant calculation circuit 31 uses an average voltage V/2 input from an average voltage register for a parameter R input from an asymmetric register and calculates V/2 - A, V/2 + A, and A/2 required for calculating a branch metric and outputs the calculation results to an adder 33, an adder 35, and an adder 36. A multiplier 32 multiplies an equalization signal yk with a value 1 or -1 input from a polarity register. A bit shifter 37 shifts A/2 - yk input from the adder 36 by c bits corresponding to the parameter R input from the asymmetric register. That is, A/2 - yk is multiplied by alpha and output to adders 38, 39. However, when the parameter R is 0, the bit shifter 37 outputs 0 to the adders 38, 39. The present invention can be applied to recording/reproducing apparatus.
L'invention concerne un procédé de calcul métrique qui n'emploie pas un multiplieur et qui possède une précision très élevée, comparé à un procédé utilisant l'approximation. Un circuit de calcul constant (31) utilise une tension moyenne V/2 entrée à partir d'un registre de tensions moyennes pour un paramètre R entré à partir d'un registre asymétrique, puis, ledit circuit calcule V/2-A, V/2+A et A/2 requis pour le calcul d'une métrique de branche et il transmet les résultats du calcul à des additionneurs (33, 35, 36). Un multiplieur (32) multiplie un signal d'égalisation yk avec une valeur 1 ou 1 entrée à partir d'un registre de polarités. Un décaleur de bits (31) déplace l'opération A/2 yk entrée à partir de l'additionneur (36) de c bits correspondants au paramètre R entré à partir du registre asymétrique. Ainsi, l'opération A/2 yk est multipliée par alpha et elle est transmise aux additionneurs (38, 39). Toutefois, lorsque le paramètre R est égal à 0, le décaleur de bits (37) transmet un 0 aux additionneurs (38, 39). On peut également utiliser le procédé de cette invention avec un appareil d'enregistrement/de reproduction. |
Author | NODA, MAKOTO |
Author_xml | – fullname: NODA, MAKOTO |
BookMark | eNrjYmDJy89L5WRQdPZ3cVUIdvUL9vRzV_B1DfHwd1Fw9APigADHIMeQ0GAeBta0xJziVF4ozc2g6OYa4uyhm1qQH59aXJCYnJqXWhIf7m9gbGBsZGxo4mhoTIwaAOHsI8k |
ContentType | Patent |
DBID | EVB |
DatabaseName | esp@cenet |
DatabaseTitleList | |
Database_xml | – sequence: 1 dbid: EVB name: esp@cenet url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP sourceTypes: Open Access Repository |
DeliveryMethod | fulltext_linktorsrc |
Discipline | Medicine Chemistry Sciences Physics |
DocumentTitleAlternate | APPAREIL ET PROCEDE DE DETECTION DE CODES |
Edition | 7 |
ExternalDocumentID | WO03032314A1 |
GroupedDBID | EVB |
ID | FETCH-epo_espacenet_WO03032314A13 |
IEDL.DBID | EVB |
IngestDate | Fri Jul 19 12:44:35 EDT 2024 |
IsOpenAccess | true |
IsPeerReviewed | false |
IsScholarly | false |
Language | English French Japanese |
LinkModel | DirectLink |
MergedId | FETCHMERGED-epo_espacenet_WO03032314A13 |
Notes | Application Number: WO2002JP10249 |
OpenAccessLink | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20030417&DB=EPODOC&CC=WO&NR=03032314A1 |
ParticipantIDs | epo_espacenet_WO03032314A1 |
PublicationCentury | 2000 |
PublicationDate | 20030417 |
PublicationDateYYYYMMDD | 2003-04-17 |
PublicationDate_xml | – month: 04 year: 2003 text: 20030417 day: 17 |
PublicationDecade | 2000 |
PublicationYear | 2003 |
RelatedCompanies | SONY CORPORATION NODA, MAKOTO |
RelatedCompanies_xml | – name: NODA, MAKOTO – name: SONY CORPORATION |
Score | 2.6698067 |
Snippet | A metric calculation method not using a multiplier and having a higher accuracy as compared to a case using approximation. A constant calculation circuit 31... |
SourceID | epo |
SourceType | Open Access Repository |
SubjectTerms | BASIC ELECTRONIC CIRCUITRY CODE CONVERSION IN GENERAL CODING DECODING ELECTRIC COMMUNICATION TECHNIQUE ELECTRICITY INFORMATION STORAGE INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORDCARRIER AND TRANSDUCER PHYSICS TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION |
Title | CODE SENSING METHOD AND APPARATUS |
URI | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20030417&DB=EPODOC&locale=&CC=WO&NR=03032314A1 |
hasFullText | 1 |
inHoldings | 1 |
isFullTextHit | |
isPrint | |
link | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV1LT4NAEJ409XlT1NT6CE0MNyII7ZZDYygsogmPFKq9NbBAYg_aCMa_7-ymWC962MtsMvvIzu58u_PNAtyg051rFinUUi_GnJJDVGtsWuoQ14aeaazKdc53DsKRPzefFsNFB1YtF0bkCf0SyRHRohjaeyP26_X2EssVsZX1bf6Kovd7L524SouOEZzrRHGnExpHbuQojoO4TQlnPEOUga6MaSNS2kE3mvDwL_o85ayU9e8jxTuC3Ri1vTXH0FllEhw47c9rEuwHmwdvCfZEhCarUbixwvoEBk7kUjmhYfIYPsgBTf3Ile0QSxzbMzudJ6cw8Gjq-Cq2uvwZ4vIl2nbQOIMuQv-yB7KRjcxSM9AIGcIWwvLsjlmFVRp6xUlI1Tn0_9bT_6_yAg5FWBrPWkguodt8fJZXeLw2-bWYl29YmnkN |
link.rule.ids | 230,309,783,888,25578,76884 |
linkProvider | European Patent Office |
linkToHtml | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV1JT4NAFH5p6lJvihqtG00MNyIUWuDQGMqAVMuSQrU3wtbEHrQRjH_fN5NivehhLjPJbJk3876Z930DcItOdyYZWiGWcqFTSo4mGrpqiANcG3Iq5ctMpnxnzx-6c_VxMVi0YNVwYZhO6BcTR0SLytHea7Zfr7eXWITFVlZ32Stmvd878YgIDTpGcC5rAhmP7DAggSVYFuI2wZ9RhSgFXRnVRKS0gy62TnX27ecxZaWsfx8pziHshljbW30ErVXKQcdqfl7jYN_bPHhzsMciNPMKMzdWWB1DzwqIzUe2H038B96zYzcgvOljCkNzZsbz6AR6jh1broitJj9DTF6CbQeVU2gj9C_PgFfSoVpKChphjrBFy7O0nxuFUSrykpKQlufQ_bue7n-FN9BxY2-aTCf-0wUcsBA1qmCoXUK7_vgsr_CorbNrNkffLWp7_Q |
openUrl | ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=CODE+SENSING+METHOD+AND+APPARATUS&rft.inventor=NODA%2C+MAKOTO&rft.date=2003-04-17&rft.externalDBID=A1&rft.externalDocID=WO03032314A1 |