MOBILE RADIO TERMINAL DEVICE AND RECEIVING CIRCUIT

A frequency deviation estimation circuit (10) detects the frequency deviation ( DELTA f) of a clock by using a high speed and high precision system clock in a receiving section beforehand. The tau -estimation circuit (51) of a CPU (50) obtains a timing correction value tau from the detection result....

Full description

Saved in:
Bibliographic Details
Main Author OGURA, MIYUKI
Format Patent
LanguageEnglish
French
Japanese
Published 28.09.2000
Edition7
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:A frequency deviation estimation circuit (10) detects the frequency deviation ( DELTA f) of a clock by using a high speed and high precision system clock in a receiving section beforehand. The tau -estimation circuit (51) of a CPU (50) obtains a timing correction value tau from the detection result. A receiving timing which is obtained by a timer (30) by using the clock in a non-receiving section is corrected by a timing correction circuit (40) with the timing correction value tau to start receiving signals in the receiving section with the corrected receiving timing. Cette invention concerne un circuit d'estimation de décalage de fréquence (10) qui détecte le décalage de la fréquence ( DELTA f) d'une horloge en utilisant un système d'horloge à grande vitesse et de grande précision dans une section de réception amont. Le circuit d'estimation de tau (51) d'une UCT (50) obtient une valeur de correction tau à partir du résultat de la détection. Une synchronisation de réception, qui est obtenue par une unité de synchronisation (30) en utilisant l'horloge dans une section de non-réception, est corrigée par un circuit de correction de synchronisation (40) à l'aide de la valeur de correction tau , ceci de manière à commencer la réception des signaux dans la section de réception selon la synchronisation de réception corrigée.
Bibliography:Application Number: WO2000JP01818