CIRCUITO INTEGRADO TRADUCTOR PARA RED DE BANDA ANCHA

REFERIDO A UN CIRCUITO QUE SE CONFIGURA A PARTIR DE: A) UNA ETAPA DE ENTRADA; B) UN DETECTOR DE CELULAS VACIAS Y FILTRO DE IDENTIFICADOR DEL ELEMENTO TERMINADOR DE INTERFAZ DE SALIDA (IES), ESTA ETAPA MODIFICA LA CABECERA DE LAS CELULAS DE FLUJO DE DATOS, ADAPTANDOLAS PARA PODER IMPLEMENTAR EN ELLA...

Full description

Saved in:
Bibliographic Details
Main Authors SUAREZ MARTEL, JOSE MANUEL, CHAS ALONSO, PEDRO LUIS, MERAYO FERNANDEZ, LUIS ANTONIO, ALTADILL ARREGUI, ANA, CARRETERO, IGNACIO
Format Patent
LanguageSpanish
Published 25.06.1996
Subjects
Online AccessGet full text

Cover

Loading…
Abstract REFERIDO A UN CIRCUITO QUE SE CONFIGURA A PARTIR DE: A) UNA ETAPA DE ENTRADA; B) UN DETECTOR DE CELULAS VACIAS Y FILTRO DE IDENTIFICADOR DEL ELEMENTO TERMINADOR DE INTERFAZ DE SALIDA (IES), ESTA ETAPA MODIFICA LA CABECERA DE LAS CELULAS DE FLUJO DE DATOS, ADAPTANDOLAS PARA PODER IMPLEMENTAR EN ELLA LAS FUNCIONES DE LA CAPA EN MODO DE TRANSFERENCIA ASINCRONA (MTA), NECESARIAS PARA EL TRATAMIENTO DE DICHOS DATOS; C) ETAPA DEL CALCULO DEL CONTROL POR REDUNDANCIA CICLICA; D) EXTRACTOR DE LA DIRECCION DE PAGINA, E) PROCESADOR DE CABECERA, QUE EN COLABORACION CON LA MEMORIA EXTERNA, REALIZA LA TRADUCCION DE LAS CABECERAS DE LA CELULA DE ACUERDO CON LA PROGRAMACION INDICADA PARA EL ELEMENTO DE RED EN QUE SE ENCUENTRA; F) ETAPA DE RETARDO; G) ETAPA DE SALIDA; H) INTERFAZ CON EL MICROPROCESADOR; I) ETAPA DE INSERCION; J) INTERFAZ DE MEMORIAS EXTERNAS; Y K) ETAPA DE EXTRACCION, LAS CUALES REALIZAN EL FILTRADO O EXTRACCION DE LAS CELULAS DIRIGIDAS O PROVENIENTES DEL MICROPROCESADOR. SE UTILIZA PARA FORMAR PARTE DE SISTEMAS DE COMUNICACION Translator chip for a wideband network, consisting of a circuit configurated starting from an input step (1); a detector of empty cells and a filter (2); a step of control calculus (3); an extractor of the page address (4); a header processor (5); a delay step (18); an output step (6); an interface with microprocessor (7); an insert step (8); an interface of outer memories (9); and an extraction step (10), the header of the data flow cells (11) modifying the input step, by adapting them in order to implement the functions of the MTA layer for the data processing, while the header processor (5), in collaboration with the outer memories (13) performs the translation of the cell headers in accordance with the programming shown for the network element where it is found.
AbstractList REFERIDO A UN CIRCUITO QUE SE CONFIGURA A PARTIR DE: A) UNA ETAPA DE ENTRADA; B) UN DETECTOR DE CELULAS VACIAS Y FILTRO DE IDENTIFICADOR DEL ELEMENTO TERMINADOR DE INTERFAZ DE SALIDA (IES), ESTA ETAPA MODIFICA LA CABECERA DE LAS CELULAS DE FLUJO DE DATOS, ADAPTANDOLAS PARA PODER IMPLEMENTAR EN ELLA LAS FUNCIONES DE LA CAPA EN MODO DE TRANSFERENCIA ASINCRONA (MTA), NECESARIAS PARA EL TRATAMIENTO DE DICHOS DATOS; C) ETAPA DEL CALCULO DEL CONTROL POR REDUNDANCIA CICLICA; D) EXTRACTOR DE LA DIRECCION DE PAGINA, E) PROCESADOR DE CABECERA, QUE EN COLABORACION CON LA MEMORIA EXTERNA, REALIZA LA TRADUCCION DE LAS CABECERAS DE LA CELULA DE ACUERDO CON LA PROGRAMACION INDICADA PARA EL ELEMENTO DE RED EN QUE SE ENCUENTRA; F) ETAPA DE RETARDO; G) ETAPA DE SALIDA; H) INTERFAZ CON EL MICROPROCESADOR; I) ETAPA DE INSERCION; J) INTERFAZ DE MEMORIAS EXTERNAS; Y K) ETAPA DE EXTRACCION, LAS CUALES REALIZAN EL FILTRADO O EXTRACCION DE LAS CELULAS DIRIGIDAS O PROVENIENTES DEL MICROPROCESADOR. SE UTILIZA PARA FORMAR PARTE DE SISTEMAS DE COMUNICACION Translator chip for a wideband network, consisting of a circuit configurated starting from an input step (1); a detector of empty cells and a filter (2); a step of control calculus (3); an extractor of the page address (4); a header processor (5); a delay step (18); an output step (6); an interface with microprocessor (7); an insert step (8); an interface of outer memories (9); and an extraction step (10), the header of the data flow cells (11) modifying the input step, by adapting them in order to implement the functions of the MTA layer for the data processing, while the header processor (5), in collaboration with the outer memories (13) performs the translation of the cell headers in accordance with the programming shown for the network element where it is found.
Author MERAYO FERNANDEZ, LUIS ANTONIO
CHAS ALONSO, PEDRO LUIS
ALTADILL ARREGUI, ANA
SUAREZ MARTEL, JOSE MANUEL
CARRETERO, IGNACIO
Author_xml – fullname: SUAREZ MARTEL, JOSE MANUEL
– fullname: CHAS ALONSO, PEDRO LUIS
– fullname: MERAYO FERNANDEZ, LUIS ANTONIO
– fullname: ALTADILL ARREGUI, ANA
– fullname: CARRETERO, IGNACIO
BookMark eNrjYmDJy89L5WQwcfYMcg71DPFX8PQLcXUPcnTxVwgBkqHOIf5BCgGOQY4KQa4uCi6uCk6Ofi6OCo5-zh6OPAysaYk5xam8UJqbQc7NNcTZQze1ID8-tbggMTk1L7UkPsDVyNTC0szR0JigAgC3FSeJ
ContentType Patent
DBID EVB
DatabaseName esp@cenet
DatabaseTitleList
Database_xml – sequence: 1
  dbid: EVB
  name: esp@cenet
  url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP
  sourceTypes: Open Access Repository
DeliveryMethod fulltext_linktorsrc
Discipline Medicine
Chemistry
Sciences
ExternalDocumentID PE25896A1
GroupedDBID EVB
ID FETCH-epo_espacenet_PE25896A13
IEDL.DBID EVB
IngestDate Fri Jul 19 13:59:12 EDT 2024
IsOpenAccess true
IsPeerReviewed false
IsScholarly false
Language Spanish
LinkModel DirectLink
MergedId FETCHMERGED-epo_espacenet_PE25896A13
Notes Application Number: PE19950266359
OpenAccessLink https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=19960625&DB=EPODOC&CC=PE&NR=25896A1
ParticipantIDs epo_espacenet_PE25896A1
PublicationCentury 1900
PublicationDate 19960625
PublicationDateYYYYMMDD 1996-06-25
PublicationDate_xml – month: 06
  year: 1996
  text: 19960625
  day: 25
PublicationDecade 1990
PublicationYear 1996
RelatedCompanies TELEFONICA, S.A
RelatedCompanies_xml – name: TELEFONICA, S.A
Score 2.3489895
Snippet REFERIDO A UN CIRCUITO QUE SE CONFIGURA A PARTIR DE: A) UNA ETAPA DE ENTRADA; B) UN DETECTOR DE CELULAS VACIAS Y FILTRO DE IDENTIFICADOR DEL ELEMENTO...
SourceID epo
SourceType Open Access Repository
SubjectTerms ELECTRIC COMMUNICATION TECHNIQUE
ELECTRICITY
SELECTING
TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION
Title CIRCUITO INTEGRADO TRADUCTOR PARA RED DE BANDA ANCHA
URI https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=19960625&DB=EPODOC&locale=&CC=PE&NR=25896A1
hasFullText 1
inHoldings 1
isFullTextHit
isPrint
link http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwdV1LT8MwDLamgYAbjPdjygH1VrF1SRcOFUqTlg5pbVW1aLeJtAVxgYkW8fdxSwdcdomiRHLiSI7t-LMDcD3iBbW5zc2i4IVJ6YSaHBWlaWmmG3CTtvImojsP7SCjDwu26MHLOhemrRP61RZHRInKUd7r9r5e_T1iqRZbWd3oVxx6v_NTRxlFly6G5rjFDOU6XhypSBpSOrFnhIljMX5rC3STttCGnrYe26PbpKSs_usTfx-2YyT1Vh9Ar6wGsCvX364NYGfeRbux2wledQhUzhKZzdKINDVs7xOhIpJim8k0SkgsEkESTxHlEVeEShARykAcwdD3UhmYuPzyl9Fl7HXbnBxDH73_8hTIs6aUFaNy_KQnNM8p16OxzrXNcmrpKWVncLKByPnGmQvY-wEf26bFLqFff3yWV6hbaz1sz-Ub_qZ5wA
link.rule.ids 230,309,783,888,25577,76883
linkProvider European Patent Office
linkToHtml http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwdV1LT8MwDLamgRg3GO_HyAH1VtF1SQmHCmVJRwdbW1Ut2m0ibUFcYGJF_H3c0gGXXaIokZw4kmM7_uwAXFo8pw53uJnnPDcpHVCTo6I0bc10BW7SdlZFdKeB46f0fsZmLXhZ5cLUdUK_6uKIKFEZyntZ39eLv0csVWMrl1f6FYfeb0eJq4y8SRdDc9xmhhq6XhSqUBpSupFnBLFrM37jCHSTNtC-5rWf9DisUlIW__XJaAc2IyT1Vu5Cq1h2oSNX3651YWvaRLux2wjecg-oHMcyHSchqWrY3sVChSTBNpVJGJNIxILEniLKI0MRKEFEIH2xD72Rl0jfxOXnv4zOI6_Z5uAA2uj9F0dAnjWlLLeK_pMe0CyjXFt9nWmHZdTW15Qdw-EaIidrZy6g4yfTyXwyDh5OYfsHiOyYNjuDdvnxWZyjni11rz6jb9refLA
openUrl ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=CIRCUITO+INTEGRADO+TRADUCTOR+PARA+RED+DE+BANDA+ANCHA&rft.inventor=SUAREZ+MARTEL%2C+JOSE+MANUEL&rft.inventor=CHAS+ALONSO%2C+PEDRO+LUIS&rft.inventor=MERAYO+FERNANDEZ%2C+LUIS+ANTONIO&rft.inventor=ALTADILL+ARREGUI%2C+ANA&rft.inventor=CARRETERO%2C+IGNACIO&rft.date=1996-06-25&rft.externalDBID=A1&rft.externalDocID=PE25896A1