SEMICONDUCTOR DEVICE AND METHOD OF FORMING THE SAME

반도체 장치는, 제1 방향을 따라 차례로 배치되는 코어 영역, 셀 블록 영역 및 주변 영역을 포함하는 기판; 및 상기 셀 블록 영역 상의 비트라인 구조체를 포함한다. 상기 비트라인 구조체는: 상기 제1 방향을 따라 각각 연장되고, 상기 제1 방향에 교차하는 제2 방향으로 서로 이웃하는 제1 비트라인 및 제2 비트라인; 상기 제1 비트라인 및 상기 제2 비트라인을 서로 연결하고, 상기 주변 영역에 인접하는 비트라인 연결체; 및 상기 제1 비트라인에 연결되고, 상기 코어 영역에 인접하는 비트라인 패드를 포함한다. A semiconduc...

Full description

Saved in:
Bibliographic Details
Main Authors YEO SUNG JIN, SHIN DONGHWA, RYU HO IN, JUNG MYUNGHUN
Format Patent
LanguageEnglish
Korean
Published 05.06.2024
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:반도체 장치는, 제1 방향을 따라 차례로 배치되는 코어 영역, 셀 블록 영역 및 주변 영역을 포함하는 기판; 및 상기 셀 블록 영역 상의 비트라인 구조체를 포함한다. 상기 비트라인 구조체는: 상기 제1 방향을 따라 각각 연장되고, 상기 제1 방향에 교차하는 제2 방향으로 서로 이웃하는 제1 비트라인 및 제2 비트라인; 상기 제1 비트라인 및 상기 제2 비트라인을 서로 연결하고, 상기 주변 영역에 인접하는 비트라인 연결체; 및 상기 제1 비트라인에 연결되고, 상기 코어 영역에 인접하는 비트라인 패드를 포함한다. A semiconductor device may include a substrate including a core region, a cell block region, and a peripheral region, which are sequentially arranged in a first direction, and a bit line structure on the cell block region. The bit line structure may include a first bit line and a second bit line, which extend in the first direction and are adjacent to each other in a second direction crossing the first direction, a bit line connector, which electrically connects the first bit line to the second bit line and is adjacent to the peripheral region, and a bit line pad, which is electrically connected to the first bit line and is adjacent to the core region.
Bibliography:Application Number: KR20220163399