display device

본 발명은 저주파 구동시에도 플리커가 최소화될 수 있는 표시 장치에 관한 것으로, 화소 전극(PE1); 상기 화소 전극에 연결된 화소 회로(PC1)를 포함하며, 상기 화소 회로는, 제1 공통 노드(CN1)를 통해 서로 연결된 복수의 서브 트랜지스터들(T3-1, T3-2)을 포함하는 제1 트랜지스터(T3); 제2 공통 노드(CN2)를 통해 서로 연결된 복수의 서브 트랜지스터들(T4-1, T3-4)을 포함하는 제2 트랜지스터(T4); 상기 제1 공통 노드(CN1)와 상기 제2 공통 노드(CN2)를 서로 연결하는 제1 전극(C3a); 및...

Full description

Saved in:
Bibliographic Details
Main Authors SEOL CHAN YEOB, KIM DOO NA, CHU JAE HWAN, KIM SANG SUB, KIM HAN BIT, KIM KEUN WOO, CHOI SANG GUN
Format Patent
LanguageEnglish
Korean
Published 19.04.2024
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:본 발명은 저주파 구동시에도 플리커가 최소화될 수 있는 표시 장치에 관한 것으로, 화소 전극(PE1); 상기 화소 전극에 연결된 화소 회로(PC1)를 포함하며, 상기 화소 회로는, 제1 공통 노드(CN1)를 통해 서로 연결된 복수의 서브 트랜지스터들(T3-1, T3-2)을 포함하는 제1 트랜지스터(T3); 제2 공통 노드(CN2)를 통해 서로 연결된 복수의 서브 트랜지스터들(T4-1, T3-4)을 포함하는 제2 트랜지스터(T4); 상기 제1 공통 노드(CN1)와 상기 제2 공통 노드(CN2)를 서로 연결하는 제1 전극(C3a); 및 상기 제1 전극과 중첩하게 배치되며, 직류 전원에 연결된 제2 전극(C3b)을 포함한다.
Bibliography:Application Number: KR20230008362