하드웨어 강제 전력 제어를 제한하는 것에 기초한 전력 관리
집적 회로들에서의 전력 감소 관리를 위한 다양한 기법들 및 회로 구현예들이 개시된다. 구체적으로, 집적 회로(예컨대, 시스템 온 칩) 내의 전력 관리자 회로는, 전압 조절기 과부하를 표시하는 외부 시그널링에 의해 야기되는 전력 제어량을 감소시키기 위해(예컨대, 전압 강하) 집적 회로 내의 다양한 컴포넌트들에 대한 전력 예산들을 수정할 수 있다. Various techniques and circuit implementations for power reduction management in integrated circuits are d...
Saved in:
Main Authors | , , , , |
---|---|
Format | Patent |
Language | Korean |
Published |
28.03.2024
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | 집적 회로들에서의 전력 감소 관리를 위한 다양한 기법들 및 회로 구현예들이 개시된다. 구체적으로, 집적 회로(예컨대, 시스템 온 칩) 내의 전력 관리자 회로는, 전압 조절기 과부하를 표시하는 외부 시그널링에 의해 야기되는 전력 제어량을 감소시키기 위해(예컨대, 전압 강하) 집적 회로 내의 다양한 컴포넌트들에 대한 전력 예산들을 수정할 수 있다.
Various techniques and circuit implementations for power reduction management in integrated circuits are disclosed. Trigger logic circuits and rate control circuits may be implemented in combination with a power management circuit to control power provided to components of the integrated circuits. Power may be controlled based on receiving trigger signals from a power management unit. The power management circuit may implement power budgets for various components in the integrated circuits. |
---|---|
Bibliography: | Application Number: KR20247006762 |