RMG 3D 3D-stacked semiconductor device including gate structure with RMG inner spacer protecting lower work-function metal layer

하부 게이트 유전층, 하부 일함수 금속층, 및 하부 게이트 금속 패턴을 포함하는 하부 게이트 구조물과 상기 하부 게이트 구조물에 의해 둘러싸이는 하부 채널 구조물을 포함하는 하부 전계 효과 트랜지스터; 및 상부 게이트 유전층, 상부 일함수 금속층, 및 상부 게이트 금속 패턴을 포함하는 상부 게이트 구조물과 상기 상부 게이트 구조물에 의해 둘러싸이는 상부 채널 구조물을 포함하는 상부 전계 효과 트랜지스터를 포함하는 다중-스택 반도체 장치를 제공하되, 상기 상부 채널 구조물의 채널 폭은 상기 하부 채널 구조물의 채널 폭보다 작으며, 상...

Full description

Saved in:
Bibliographic Details
Main Authors BAEK JAEJIK, HONG BYOUNG HAK, JO GUNHO, YUN SEUNGCHAN
Format Patent
LanguageEnglish
Korean
Published 02.11.2023
Subjects
Online AccessGet full text

Cover

Loading…
Abstract 하부 게이트 유전층, 하부 일함수 금속층, 및 하부 게이트 금속 패턴을 포함하는 하부 게이트 구조물과 상기 하부 게이트 구조물에 의해 둘러싸이는 하부 채널 구조물을 포함하는 하부 전계 효과 트랜지스터; 및 상부 게이트 유전층, 상부 일함수 금속층, 및 상부 게이트 금속 패턴을 포함하는 상부 게이트 구조물과 상기 상부 게이트 구조물에 의해 둘러싸이는 상부 채널 구조물을 포함하는 상부 전계 효과 트랜지스터를 포함하는 다중-스택 반도체 장치를 제공하되, 상기 상부 채널 구조물의 채널 폭은 상기 하부 채널 구조물의 채널 폭보다 작으며, 상기 하부 채널 구조물이 상기 상부 채널 구조물과 수직으로 중첩되지 않는 선택된 영역에서 상기 하부 일함수 금속층과 상기 상부 일함수 금속층 사이에 RMG(replacement metal gate) 내부 스페이서가 형성된다. Provided is a multi-stack semiconductor device that includes: a lower field-effect transistor in which a lower channel structure (110) is surrounded by a lower gate structure including a lower gate dielectric layer (115D), a lower work-function metal layer (115F) and a lower gate metal pattern (115M); and an upper field-effect transistor in which an upper channel structure (120) is surrounded by an upper gate structure including an upper gate dielectric layer (125D), an upper work-function metal layer (125F) and an upper gate metal pattern (125M), wherein a channel width of the upper channel structure is smaller than a channel width of the lower channel structure, and wherein a replacement metal gate (RMG) inner spacer (200) is formed between the lower work-function metal layer and the upper work-function metal layer at regions where the lower channel structure is not vertically overlapped by the upper channel structure.
AbstractList 하부 게이트 유전층, 하부 일함수 금속층, 및 하부 게이트 금속 패턴을 포함하는 하부 게이트 구조물과 상기 하부 게이트 구조물에 의해 둘러싸이는 하부 채널 구조물을 포함하는 하부 전계 효과 트랜지스터; 및 상부 게이트 유전층, 상부 일함수 금속층, 및 상부 게이트 금속 패턴을 포함하는 상부 게이트 구조물과 상기 상부 게이트 구조물에 의해 둘러싸이는 상부 채널 구조물을 포함하는 상부 전계 효과 트랜지스터를 포함하는 다중-스택 반도체 장치를 제공하되, 상기 상부 채널 구조물의 채널 폭은 상기 하부 채널 구조물의 채널 폭보다 작으며, 상기 하부 채널 구조물이 상기 상부 채널 구조물과 수직으로 중첩되지 않는 선택된 영역에서 상기 하부 일함수 금속층과 상기 상부 일함수 금속층 사이에 RMG(replacement metal gate) 내부 스페이서가 형성된다. Provided is a multi-stack semiconductor device that includes: a lower field-effect transistor in which a lower channel structure (110) is surrounded by a lower gate structure including a lower gate dielectric layer (115D), a lower work-function metal layer (115F) and a lower gate metal pattern (115M); and an upper field-effect transistor in which an upper channel structure (120) is surrounded by an upper gate structure including an upper gate dielectric layer (125D), an upper work-function metal layer (125F) and an upper gate metal pattern (125M), wherein a channel width of the upper channel structure is smaller than a channel width of the lower channel structure, and wherein a replacement metal gate (RMG) inner spacer (200) is formed between the lower work-function metal layer and the upper work-function metal layer at regions where the lower channel structure is not vertically overlapped by the upper channel structure.
Author HONG BYOUNG HAK
BAEK JAEJIK
JO GUNHO
YUN SEUNGCHAN
Author_xml – fullname: BAEK JAEJIK
– fullname: HONG BYOUNG HAK
– fullname: JO GUNHO
– fullname: YUN SEUNGCHAN
BookMark eNqNjMsKwjAQRbvQha9_GHBd6AOlW_EJ4qa4LyGd1tB0UpKpxZ2fbip-gHDhwrmHOw8mZAhnwTu_nSE9-ISOhWywBIetkobKXrKxUOJTSQRFUvelohpqwQiOrZ97izAofsB4oojQguuE9NVZwyh59LUZPBiMbcKqJ88MQYssNGjxQrsMppXQDle_XgTr0_G-v4TYmQK_d4RcXPMkStIo3sTZNtul_1kfOzdLUQ
ContentType Patent
DBID EVB
DatabaseName esp@cenet
DatabaseTitleList
Database_xml – sequence: 1
  dbid: EVB
  name: esp@cenet
  url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP
  sourceTypes: Open Access Repository
DeliveryMethod fulltext_linktorsrc
Discipline Medicine
Chemistry
Sciences
DocumentTitleAlternate 하부 일함수 금속층을 보호하는 RMG 내부 스페이서가 있는 게이트 구조물을 포함하는 3D 스택 반도체 장치
ExternalDocumentID KR20230151868A
GroupedDBID EVB
ID FETCH-epo_espacenet_KR20230151868A3
IEDL.DBID EVB
IngestDate Fri Jul 19 13:05:57 EDT 2024
IsOpenAccess true
IsPeerReviewed false
IsScholarly false
Language English
Korean
LinkModel DirectLink
MergedId FETCHMERGED-epo_espacenet_KR20230151868A3
Notes Application Number: KR20220169980
OpenAccessLink https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20231102&DB=EPODOC&CC=KR&NR=20230151868A
ParticipantIDs epo_espacenet_KR20230151868A
PublicationCentury 2000
PublicationDate 20231102
PublicationDateYYYYMMDD 2023-11-02
PublicationDate_xml – month: 11
  year: 2023
  text: 20231102
  day: 02
PublicationDecade 2020
PublicationYear 2023
RelatedCompanies SAMSUNG ELECTRONICS CO., LTD
RelatedCompanies_xml – name: SAMSUNG ELECTRONICS CO., LTD
Score 3.4551919
Snippet 하부 게이트 유전층, 하부 일함수 금속층, 및 하부 게이트 금속 패턴을 포함하는 하부 게이트 구조물과 상기 하부 게이트 구조물에 의해 둘러싸이는 하부 채널 구조물을 포함하는 하부 전계 효과 트랜지스터; 및 상부 게이트 유전층, 상부 일함수 금속층, 및 상부 게이트 금속 패턴을 포함하는...
SourceID epo
SourceType Open Access Repository
SubjectTerms BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
Title RMG 3D 3D-stacked semiconductor device including gate structure with RMG inner spacer protecting lower work-function metal layer
URI https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20231102&DB=EPODOC&locale=&CC=KR&NR=20230151868A
hasFullText 1
inHoldings 1
isFullTextHit
isPrint
link http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3NS8NQDA9zinrTqUydElB6K7q1W7dDEdeuDsc-KFN2G31tHwxrO_aBV_90k2enOw16aPtKIIG8X5qX_AJwb5qyWg3lo24FTVM3pbB0EfFmSGApG624JtTQvv6g0X0zXyf1SQGSTS-M4gn9UuSI5FEh-ftK7dfz_ySWq2orlw9iRq-yJ29su1r-d0zBCgGm5rbtzmjoDh3Nceyerw18tUbIx-Twz3uwT4G0xf7QeW9zX8p8G1S8EzgYkbx0dQqFj6wER85m9loJDvv5kTfd5t63PINvv_-ChkuXTjEduV-ES65tz1Imbc0WGMXs9zhLw2TNmIScI8Nfitj1IkZOuiILUQO3UKm-wJyqgb9PeGYacq2WzoDHdsBPMkSCSUCx-TnceZ2x09VJlemf5aY9f1tv4wKKaZbGZcDQaoXSkBRvRBSARPUgqIpmXcamZLaapriEyi5JV7uXr-GYH1XLXq0CRVIzviHsXolbZfIfm9qfSQ
link.rule.ids 230,309,783,888,25576,76876
linkProvider European Patent Office
linkToHtml http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3NT8JQDG8QjXhT1PiB2kSz26LAYHAgRjYQhQFZ0HAje9teQpwb4SNe_dNtn0M5keywrEuTNun7dV37K8CdYchi0ZcPuunVDN2QwtRFwIchgaWs1sOSUEv7nH6182a8jivjDETrWRjFE_qlyBEponyK96U6r2f_RSxb9VYu7sWUHiWP7VHD1tKvY0pWCDA1u9loDQf2wNIsq9F1tb6rZIR8TA7_tAO7lGSbHA-t9ybPpcw2QaV9CHtD0hcvjyDzkeQhZ613r-Vh30l_edNtGn2LY_h2nWcs23TplNNR-AW44N72JGbS1mSOQchxj9PYj1aMScg1MvyliF3NQ-SiK7IStXALlelzTKka-P2Id6Yh92rpDHjsB_wkR0QYeZSbn8BtuzWyOjqZMvnz3KTrbtpdPoVsnMThGaBv1n1ZlpRvBJSABBXPK4paRYaGZLaamjiHwjZNF9vFN5DrjJzepPfS717CAYvU-F6pAFkyObwiHF-Ka-X-H0KTojw
openUrl ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=RMG+3D+3D-stacked+semiconductor+device+including+gate+structure+with+RMG+inner+spacer+protecting+lower+work-function+metal+layer&rft.inventor=BAEK+JAEJIK&rft.inventor=HONG+BYOUNG+HAK&rft.inventor=JO+GUNHO&rft.inventor=YUN+SEUNGCHAN&rft.date=2023-11-02&rft.externalDBID=A&rft.externalDocID=KR20230151868A