배치 가능한 픽셀 회로를 가진 이미지 센서 및 방법

본 발명은 복수의 픽셀 회로를 포함하는 이미지 센서에 관한 것으로, 상기 복수의 픽셀 회로 각각은, 그라운드(ground) 및 플로팅 디퓨전(floating diffusion, FD) 노드 사이에 연결된 포토다이오드, 제1 전압 공급(vrst) 및 상기 플로팅 디퓨전(FD) 노드 사이에 연결된 리셋 트랜지스터(reset transistor, MRST), 및 소스 팔로워 트랜지스터(source follower transistor, MSF)를 포함하되, 상기 소스 팔로워 트랜지스터(MSF)의 드레인(drain)은 제2 전압 공급에 연결...

Full description

Saved in:
Bibliographic Details
Main Authors DENG JIAN, ZHA YINGYUN, BOSTOCK ROGER MARK
Format Patent
LanguageKorean
Published 17.04.2023
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:본 발명은 복수의 픽셀 회로를 포함하는 이미지 센서에 관한 것으로, 상기 복수의 픽셀 회로 각각은, 그라운드(ground) 및 플로팅 디퓨전(floating diffusion, FD) 노드 사이에 연결된 포토다이오드, 제1 전압 공급(vrst) 및 상기 플로팅 디퓨전(FD) 노드 사이에 연결된 리셋 트랜지스터(reset transistor, MRST), 및 소스 팔로워 트랜지스터(source follower transistor, MSF)를 포함하되, 상기 소스 팔로워 트랜지스터(MSF)의 드레인(drain)은 제2 전압 공급에 연결되고, 상기 소스 팔로워 트랜지스터(MSF)의 게이트는 상기 플로팅 디퓨전(FD) 노드에 연결되고, 상기 소스 팔로워 트랜지스터(MSF)의 소스는 행 선택 트랜지스터(row select transistor, MSEL)에 연결된다. 상기 행 선택 트랜지스터(MSEL)는 상기 소스 팔로워 트랜지스터(MSF)의 소스 및 공통 열 출력(common column output) 사이에 연결된다. 상기 픽셀 회로 각각은 상기 포토다이오드 상의 입사광에 대응하는 출력 시그널을 출력하도록 구성된다. 상기 픽셀 회로 각각은, 상기 픽셀 회로 각각이 선택적으로 선형 통합 시그널 또는 로그 시그널을 출력하도록 하기 위한 적어도 하나의 추가 트랜지스터를 포함한다. The present disclosure relates to an image sensor comprising a plurality of pixel circuits each comprising a photodiode connected between ground and a floating diffusion (FD) node, a reset transistor (MRST) connected between a first voltage supply and the floating diffusion (FD) node, and a source follower transistor (MSF), wherein its drain is connected to a second voltage supply, the gate is connected to a floating diffusion (FD) node and the source is connected to a row select transistor (MSEL). The row select transistor (MSEL) is connected between the source of the source follower transistor (MSF) and a common column output. Each pixel circuit is configured to output an output signal corresponding to a light incident on the photodiode. Each pixel circuit includes at least one additional transistor for configuring each pixel circuit to selectively output a linear integration signal or a logarithmic signal.
Bibliography:Application Number: KR20237008614