변환기 어셈블리
본 발명은 DC 전압 소스, 예컨대 배터리, 연료 전지 또는 DC 전압 중간 회로로부터의 DC 전압을 예컨대 N 위상 전기 기계에 공급하기 위한 N 위상 AC 전압으로 변환하기 위한 변환기 어셈블리에 관한 것이며, 상기 변환기 어셈블리는 N 위상 각각에 대해 전자적으로 제어 가능한 M개의 하프 브릿지(2, 2', 2a, 2a', 2b, 2b')를 갖는 연결된 인버터 유닛(1)(여기서 M은 1보다 큼); 스위칭 주파수(fT)로 위상-오프셋 방식으로 상기 하프 브릿지(2, 2', 2a, 2a'...
Saved in:
Main Authors | , |
---|---|
Format | Patent |
Language | Korean |
Published |
15.11.2022
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | 본 발명은 DC 전압 소스, 예컨대 배터리, 연료 전지 또는 DC 전압 중간 회로로부터의 DC 전압을 예컨대 N 위상 전기 기계에 공급하기 위한 N 위상 AC 전압으로 변환하기 위한 변환기 어셈블리에 관한 것이며, 상기 변환기 어셈블리는 N 위상 각각에 대해 전자적으로 제어 가능한 M개의 하프 브릿지(2, 2', 2a, 2a', 2b, 2b')를 갖는 연결된 인버터 유닛(1)(여기서 M은 1보다 큼); 스위칭 주파수(fT)로 위상-오프셋 방식으로 상기 하프 브릿지(2, 2', 2a, 2a', 2b, 2b")를 활성화하도록 디자인된 하프 브릿지(2, 2', 2a, 2a', 2b, 2b')를 제어하는 제어 유닛(3)을 포함하며, 전기적 공통-모드 간섭을 감쇠시키기 위해, 위상은 공통 자기 코어를 갖는 공통-모드 초크(10)의 각각의 권선(5, 5', 5")에 연결되고, 상기 위상을 제공하는 하프 브릿지(2, 2', 2a, 2a', 2b, 2b')의 출력은 인터리빙 초크(4, 4', 4a, 4a', 4b, 4b')를 통해 상호 연결되며, 제1 저항-감쇠 캐패시터 회로(6)가 제1 LC 필터 스테이지(8)를 형성하는 인터리빙 초크(4, 4', 4a, 4a', 4b, 4b')의 출력에 제공되고, 제2 저항-감쇠 캐패시터 회로(7)가 제2 LC 필터 스테이지(9)를 형성하는 공통-모드 초크(5, 5', 5")의 출력에 제공된다.
The invention relates to a converter assembly for converting a DC voltage from a DC voltage source, e.g. a battery, a fuel cell or a DC voltage intermediate circuit, into an N-phase AC voltage, e.g. for supplying an N-phase electric machine, comprising a connected inverter unit (1) having a number M of electronically controllable half bridges (2, 2′, 2a, 2a′, 2b, 2b′) for each of the N phases, wherein M is greater than one, a control unit (3) controlling the half bridges (2, 2′, 2a, 2a′, 2b, 2b′) which is designed to activate the half bridges (2, 2′, 2a, 2a′, 2b, 2b′) in a phase-offset manner with a switching frequency fT, wherein the phases are connected to a respective winding (5, 5′, 5″) of a common-mode choke (10) with a common magnetic core for damping electrical common-mode interference, and wherein the outputs of the half bridges (2, 2′, 2a, 2a′, 2b, 2b′), supplying said phases, are interconnected via interleaving chokes (4, 4′, 4a, 4a′, 4b, 4b′), wherein a first resistance-damped capacitor circuit (6) is provided at the output of the interleaving chokes (4, 4′, 4a, 4a′, 4b, 4b′) forming a first LC filter stage (8), and a second resistance-damped capacitor circuit (7) is provided at the output of the common-mode choke (5, 5′, 5″) forming a second LC filter stage (9). |
---|---|
Bibliography: | Application Number: KR20227034300 |