Low Power Frequency Synthesizing Apparatus
Disclosed is technology relating to an electronic circuit, especially a phase locked loop or a frequency synthesis apparatus. The frequency synthesis apparatus includes an injection-synchronous frequency de-multiplier, and a replicated frequency de-multiplier having the same circuit composition as t...
Saved in:
Main Authors | , , , , , , , |
---|---|
Format | Patent |
Language | English Korean |
Published |
17.05.2022
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | Disclosed is technology relating to an electronic circuit, especially a phase locked loop or a frequency synthesis apparatus. The frequency synthesis apparatus includes an injection-synchronous frequency de-multiplier, and a replicated frequency de-multiplier having the same circuit composition as that of the injection-synchronous frequency de-multiplier. The replicated frequency de-multiplier is used to determine a control value required for self-oscillation with a target frequency. If the injection-synchronous frequency de-multiplier fails in injection synchronism at the first attempt, the injection synchronism can be attempted with the determined control value. The control value of the injection synchronous frequency de-multiplier at the first attempt can be predetermined in accordance with a temperature and a supply voltage and stored. Therefore, the present invention is capable of achieving low latency and low-power operation, and reducing a chip area.
전자 회로, 특히 위상 고정 루프(Phase Locked Loop) 혹은 주파수 합성 장치에 관한 기술이 개시된다. 주파수 합성 장치는 주입 동기 주파수 분주기와, 그리고 그 주입 동기 주파수 분주기와 동일한 회로 구성을 가지는 복제 주파수 분주기를 포함한다. 복제 주파수 분주기를 이용하여 목표로 하는 주파수로 자기 발진하는데 필요한 제어 값이 결정된다. 최초 시도에서 주입 동기 주파수 분주기가 주입 동기에 실패하면, 결정된 제어 값을 이용하여 주입 동기를 시도할 수 있다. 최초 시도에서 주입 동기 주파수 분주기의 제어 값은 온도와 공급 전압에 따라 사전에 결정되고 저장될 수 있다. |
---|---|
Bibliography: | Application Number: KR20200149355 |