큐비트용 제어 시스템 및 전하 로킹 회로
큐비트용 제어 시스템 및 전하 로킹 회로에 관한 시스템들 및 방법들이 제공된다. 큐비트 게이트들을 제어하기 위한 시스템은 복수의 큐비트 게이트들을 포함하는 양자 디바이스를 포함하는 제 1의 패키징된 디바이스를 포함하고, 양자 디바이스는 극저온 온도에서 동작하도록 구성된다. 시스템은, 극저온 온도에서 동작하도록 구성된 제어 회로를 포함하는 제 2의 패키징된 디바이스를 더 포함하고, 제 1의 패키징된 디바이스는 제 2의 패키징된 디바이스에 커플링되고, 제어 회로는 복수의 전하 로킹 회로들을 포함하며, 복수의 전하 로킹 회로들 각각은,...
Saved in:
Main Authors | , , |
---|---|
Format | Patent |
Language | Korean |
Published |
17.02.2022
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | 큐비트용 제어 시스템 및 전하 로킹 회로에 관한 시스템들 및 방법들이 제공된다. 큐비트 게이트들을 제어하기 위한 시스템은 복수의 큐비트 게이트들을 포함하는 양자 디바이스를 포함하는 제 1의 패키징된 디바이스를 포함하고, 양자 디바이스는 극저온 온도에서 동작하도록 구성된다. 시스템은, 극저온 온도에서 동작하도록 구성된 제어 회로를 포함하는 제 2의 패키징된 디바이스를 더 포함하고, 제 1의 패키징된 디바이스는 제 2의 패키징된 디바이스에 커플링되고, 제어 회로는 복수의 전하 로킹 회로들을 포함하며, 복수의 전하 로킹 회로들 각각은, 복수의 전하 로킹 회로들 각각이 적어도 하나의 큐비트 게이트에 전압 신호를 제공하도록 구성되도록 상호연결부를 통해 복수의 큐비트 게이트들 중 적어도 하나의 큐비트 게이트에 커플링된다.
Systems and methods related to a cryogenic-CMOS interface for controlling qubit gates are provided. A system for controlling qubit gates includes a first device comprising a quantum device including qubit gates. The system further includes a second device comprising a control system configured to operate at the cryogenic temperature. The control system includes charge locking circuits, where each of the charge locking circuits is coupled to at least one qubit gate via an interconnect such that each of the charge locking circuits is configured to provide a voltage signal to at least one qubit gate. The control system further includes a control circuit comprising a finite state machine configured to provide at least one control signal to selectively enable at least one of the charge locking circuits and to selectively enable a provision of a voltage signal to a selected one of the charge locking circuit. |
---|---|
Bibliography: | Application Number: KR20217038639 |