PIXEL AND DISPLAY DEVICE INCLUDING THE SAME

A pixel according to an embodiment of the present invention comprises: an organic light-emitting diode for emitting light depending on driving current supplied to a first node; a first transistor for controlling the driving current based on the voltage of a gate; a second transistor for transmitting...

Full description

Saved in:
Bibliographic Details
Main Authors CHOI BYONG DEOK, KIM YONG DUCK
Format Patent
LanguageEnglish
Korean
Published 24.01.2022
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:A pixel according to an embodiment of the present invention comprises: an organic light-emitting diode for emitting light depending on driving current supplied to a first node; a first transistor for controlling the driving current based on the voltage of a gate; a second transistor for transmitting data voltage to the gate of the first transistor in response to a scan signal; a third transistor for transmitting a second control signal to the gate of the first transistor in response to a first control signal; and a storage capacitor for storing the data voltage. The gate includes a gate resistance having both side ends defined as a first gate node and a second gate node respectively and has the scan signal and the first control signal supplied thereto during a repair section. Therefore, the data voltage and the second control signal are supplied to the first gate node and the second gate node respectively, and repair current caused by a voltage difference between the data voltage and the second control signal flows to the gate resistance. Therefore, provided are a pixel and a display device including the same, wherein display quality can be improved. 일 실시예에 따른 화소는, 제1 노드로 공급되는 구동 전류에 따라 발광하기 위한 유기 발광 다이오드; 게이트의 전압에 기초하여 상기 구동 전류를 제어하기 위한 제1 트랜지스터; 주사 신호에 응답하여 데이터 전압을 상기 제1 트랜지스터의 상기 게이트에 전달하기 위한 제2 트랜지스터; 제1 제어 신호에 응답하여 제2 제어 신호를 상기 제1 트랜지스터의 상기 게이트로 전달하기 위한 제3 트랜지스터; 및 상기 데이터 전압을 저장하기 위한 저장 캐패시터를 포함하고, 상기 게이트는, 양측단이 각각 제1 게이트 노드 및 제2 게이트 노드로 정의되는 게이트 저항을 포함하고, 복구 구간동안 상기 주사 신호 및 상기 제1 제어 신호가 공급됨에 따라, 상기 데이터 전압 및 상기 제2 제어 신호는 상기 제1 게이트 노드 및 상기 제2 게이트 노드로 각각 공급되고, 상기 데이터 전압 및 상기 제2 제어 신호 사이의 전압차에 의한 복구 전류가 상기 게이트 저항으로 흐르는 것을 특징으로 한다.
Bibliography:Application Number: KR20210093087