INTERFACE CIRCUIT AND INTERFACE DEVICE
An interface circuit according to an embodiment of the present invention comprises: a first switch device connected to a first power node for supplying a first power voltage and to an output node for sending an output signal and controlled by a first input signal; a second switch device connected to...
Saved in:
Main Authors | , , |
---|---|
Format | Patent |
Language | English Korean |
Published |
18.01.2022
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | An interface circuit according to an embodiment of the present invention comprises: a first switch device connected to a first power node for supplying a first power voltage and to an output node for sending an output signal and controlled by a first input signal; a second switch device connected to a second power node for supplying a second power voltage smaller than the first power voltage and to the output node and controlled by a second input signal different from the first input signal; a first resistance connected between the first power node and the first switch device; a second resistance connected between the second power node and the second switch device; a first capacitor connected to a node between the first resistance and the first switch device and charged and discharged by a first control signal; a second capacitor connected to a node between the second resistance and the second switch device and charged and discharged by a second control signal; and a buffer circuit outputting the first control signal and the second control signal, connected through a first variable resistance to a third power node for supplying a third power voltage, and connected through a second variable resistance to a fourth node for supplying a fourth power voltage smaller than the third power voltage. Therefore, provided are an interface circuit and an interface device, wherein communication performance between semiconductor devices and the eye margin of signals can be improved.
본 발명의 일 실시예에 따른 인터페이스 회로는, 제1 전원 전압을 공급하는 제1 전원 노드, 및 출력 신호를 내보내는 출력 노드에 연결되며, 제1 입력 신호로 제어되는 제1 스위치 소자, 상기 제1 전원 전압보다 작은 제2 전원 전압을 공급하는 제2 전원 노드, 및 상기 출력 노드에 연결되며, 상기 제1 입력 신호와 다른 제2 입력 신호로 제어되는 제2 스위치 소자, 상기 제1 전원 노드와 상기 제1 스위치 소자 사이에 연결되는 제1 저항, 상기 제2 전원 노드와 상기 제2 스위치 소자 사이에 연결되는 제2 저항, 상기 제1 저항과 상기 제1 스위치 소자 사이의 노드에 연결되며 제1 제어 신호에 의해 충전 및 방전되는 제1 커패시터, 상기 제2 저항과 상기 제2 스위치 소자 사이의 노드에 연결되며 제2 제어 신호에 의해 충전 및 방전되는 제2 커패시터, 및 상기 제1 제어 신호 및 상기 제2 제어 신호를 출력하며, 제3 전원 전압을 공급하는 제3 전원 노드에 제1 가변 저항을 통해 연결되고, 제3 전원 전압보다 작은 제4 전원 전압을 공급하는 제4 전원 노드에 제2 가변 저항을 통해 연결되는 버퍼 회로를 포함한다. |
---|---|
Bibliography: | Application Number: KR20200084787 |