ACTIVE BOUNDARY QUILT ARCHITECTURE MEMORY

퀼트 아키텍처내 활성 경계 영역을 사용하여 가용 메모리 또는 스토리지를 증가시키는 방법, 시스템 및 장치가 설명된다. 메모리 어레이는 예컨대, 디코더 및 감지 증폭기들과 같은 특정 유형의 지원 회로부를 포함하는 기판 층의 각각의 부분에 오버레이하는 메모리 셀을 포함할 수 있다. 메모리 어레이의 다른 부분들과 다른 구성을 갖는 메모리 어레이의 엘리먼트일 수 있는 활성 경계 부분들은 메모리 어레이의 두개의 측면상에 위치될 수 있고, 퀼트 아키텍처 메모리내 이용가능한 데이터를 증가시킬 수 있다. 활성 경계 부분들은 이웃하는 메모리 부분의...

Full description

Saved in:
Bibliographic Details
Main Author LAURENT CHRISTOPHE VINCENT ANTOINE
Format Patent
LanguageEnglish
Korean
Published 14.12.2021
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:퀼트 아키텍처내 활성 경계 영역을 사용하여 가용 메모리 또는 스토리지를 증가시키는 방법, 시스템 및 장치가 설명된다. 메모리 어레이는 예컨대, 디코더 및 감지 증폭기들과 같은 특정 유형의 지원 회로부를 포함하는 기판 층의 각각의 부분에 오버레이하는 메모리 셀을 포함할 수 있다. 메모리 어레이의 다른 부분들과 다른 구성을 갖는 메모리 어레이의 엘리먼트일 수 있는 활성 경계 부분들은 메모리 어레이의 두개의 측면상에 위치될 수 있고, 퀼트 아키텍처 메모리내 이용가능한 데이터를 증가시킬 수 있다. 활성 경계 부분들은 이웃하는 메모리 부분의 메모리 셀 및 활성 경계 부분에 오버레이하는 메모리 셀 둘 모두를 액세스하기 위한 지원 컴포넌트를 포함할 수 있다. 어드레스 스크램블링은 활성 경계 부분과 함께 이용 가능한 데이터의 수에서 균일한 증가를 생성할 수 있다. Methods, systems, and apparatus that increase available memory or storage using active boundary areas in quilt architecture are described. A memory array may include memory cells overlying each portion of a substrate layer that includes certain types of support circuitry, such as decoders and sense amplifiers. Active boundary portions, which may be elements of the memory array having a different configuration from other portions of the memory array, may be positioned on two sides of the memory array and may increase available data in a quilt architecture memory. The active boundary portions may include support components to access both memory cells of neighboring memory portions and memory cells overlying the active boundary portions. Address scrambling may produce a uniform increase in number of available data in conjunction with the active boundary portions.
Bibliography:Application Number: KR20217039967