링 오실레이터 기반 비트셀 지연 모니터
본 명세서에 기재된 다양한 구현예들 링 오실레이터로서 동작하도록 직렬로 서로 연쇄되는 비트셀들의 행을 갖는 집적 회로를 지칭한다. 비트셀들의 행 내의 각각의 비트셀은 링 오실레이터를 형성하기 위하여 추가 트랜지스터들에 독립적인 다수의 트랜지스터들을 갖는다. 비트셀들의 행 내의 각각의 비트셀의 다수의 트랜지스터들은 인버터로서 기능하도록 배열된다. Various implementations described herein refer to an integrated circuit having a row of bitcells that are...
Saved in:
Main Authors | , , |
---|---|
Format | Patent |
Language | Korean |
Published |
14.07.2021
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | 본 명세서에 기재된 다양한 구현예들 링 오실레이터로서 동작하도록 직렬로 서로 연쇄되는 비트셀들의 행을 갖는 집적 회로를 지칭한다. 비트셀들의 행 내의 각각의 비트셀은 링 오실레이터를 형성하기 위하여 추가 트랜지스터들에 독립적인 다수의 트랜지스터들을 갖는다. 비트셀들의 행 내의 각각의 비트셀의 다수의 트랜지스터들은 인버터로서 기능하도록 배열된다.
Various implementations described herein refer to an integrated circuit having a row of bitcells that are chained together in series to operate as a ring oscillator. Each bitcell in the row of bitcells has multiple transistors that are independent of additional transistors to form the ring oscillator. The multiple transistors of each bitcell in the row of bitcells are arranged to function as an inverter. |
---|---|
Bibliography: | Application Number: KR20217013201 |