SEMICONDUCTOR PACKAGE

Provided is a semiconductor package which comprises: a lower package including a first substrate, a first semiconductor chip mounted on the first substrate, and a first molding unit covering the first semiconductor chip on the first substrate; an interposer substrate stacked on the first semiconduct...

Full description

Saved in:
Bibliographic Details
Main Authors CHOI JAEWON, KIM SUNG BUM, KANG TAEWOO
Format Patent
LanguageEnglish
Korean
Published 24.06.2021
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:Provided is a semiconductor package which comprises: a lower package including a first substrate, a first semiconductor chip mounted on the first substrate, and a first molding unit covering the first semiconductor chip on the first substrate; an interposer substrate stacked on the first semiconductor chip; a support part disposed on one side of the first semiconductor chip and supporting the interposer substrate between the interposer substrate and the first substrate; a connection terminal connecting the interposer substrate and the first substrate; and an upper package mounted on the interposer substrate, wherein the upper package includes a second substrate, at least one second semiconductor chip mounted on the second substrate, and a second molding unit covering the second semiconductor chip on the second substrate. Therefore, the semiconductor package increases structural stability. 제 1 기판, 상기 제 1 기판 상에 실장되는 제 1 반도체 칩, 및 상기 제 1 기판 상에서 상기 제 1 반도체 칩을 덮는 제 1 몰딩부를 포함하는 하부 패키지, 상기 제 1 반도체 칩 상에 적층되는 인터포저 기판, 상기 제 1 반도체 칩의 일측에 배치되고, 상기 인터포저 기판과 상기 제 1 기판 사이에서 상기 인터포저 기판을 지지하는 지지부, 상기 인터포저 기판과 상기 제 1 기판을 연결하는 연결 단자, 및 상기 인터포저 기판 상에 실장되고, 제 2 기판, 상기 제 2 기판 상에 실장되는 적어도 하나의 제 2 반도체 칩, 및 상기 제 2 기판 상에서 상기 제 2 반도체 칩을 덮는 제 2 몰딩부를 포함하는 상부 패키지를 포함하는 반도체 패키지를 제공한다.
Bibliography:Application Number: KR20190167132