오프셋 상쇄

오프셋 상쇄를 위한 시스템들, 방법들, 및 장치들이 설명된다. 메모리 디바이스는 채널이 (예를 들어, 메모리 디바이스에 의해) 채널의 능동 종단(active termination)을 인터럽트시키고 기준 전압의 캘리브레이션을 인에이블하는 상태에 있다고 결정할 수 있다. 예를 들어, 제2 디바이스(예를 들어, 제어기)와의 데이터 통신을 위해 사용되는 채널은 처음에 능동 종단의 상태에 있을 수 있다. 메모리 디바이스는 채널이 능동 종단을 인터럽트시키는 또 다른 상태로 전환했음을 결정할 수 있다. 채널이 다른 상태에 있는 동안, 메모리 디...

Full description

Saved in:
Bibliographic Details
Main Authors BROX MARTIN, RICHTER MICHAEL DIETER, MAYER PETER, SPIRKL WOLFGANG ANTON, HEIN THOMAS
Format Patent
LanguageKorean
Published 21.05.2021
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:오프셋 상쇄를 위한 시스템들, 방법들, 및 장치들이 설명된다. 메모리 디바이스는 채널이 (예를 들어, 메모리 디바이스에 의해) 채널의 능동 종단(active termination)을 인터럽트시키고 기준 전압의 캘리브레이션을 인에이블하는 상태에 있다고 결정할 수 있다. 예를 들어, 제2 디바이스(예를 들어, 제어기)와의 데이터 통신을 위해 사용되는 채널은 처음에 능동 종단의 상태에 있을 수 있다. 메모리 디바이스는 채널이 능동 종단을 인터럽트시키는 또 다른 상태로 전환했음을 결정할 수 있다. 채널이 다른 상태에 있는 동안, 메모리 디바이스는 채널 상에서 캘리브레이션 신호들을 송신하고 기준 전압과 연관된 오프셋을 검출함으로써 수신기의 기준 전압을 캘리브레이션할 수 있다. 메모리 디바이스는 검출된 오프셋 및 기준 전압을 사용하여 채널을 통해 메모리 디바이스로 송신되는 신호들을 식별할 수 있다. Systems, methods, and apparatuses for offset cancellation are described. A memory device may determine that a channel is in a state that interrupts an active termination of the channel and enable the calibration of a reference voltage (e.g., by the memory device). For example, a channel used for data communications with a second device (e.g., a controller) may initially be in a state of active termination. The memory device may determine that the channel has transitioned to another state that interrupts the active termination. While the channel is in the other state, the memory device may calibrate a reference voltage of a receiver by transmitting calibration signals on the channel and detecting an offset associated with a reference voltage. The memory device may use the detected offset and the reference voltage to identify signals transmitted to the memory device over the channel.
Bibliography:Application Number: KR20217013875