분할 커패시터를 갖는 감지 증폭기

분할 커패시터를 갖는 감지 증폭기를 사용하여 메모리 셀을 판독하는 방법 및 디바이스가 설명된다. 감지 증폭기는 판독 동작의 특정 부분 동안 더 큰 정전용량을 제공하고 판독 동작의 다른 부분 동안 더 낮은 정전용량을 제공하도록 구성될 수 있는 제1 커패시터 및 제2 커패시터를 포함할 수 있다. 일부 경우에, 제1 커패시터 및 제2 커패시터는 더 높은 정전용량을 제공하기 위해 판독 동작의 제1 부분 동안 신호 노드와 전압 소스 사이에 병렬로 결합되도록 구성된다. 제1 커패시터는 제2 부분 동안 더 낮은 정전용량을 제공하기 위해 판독 동...

Full description

Saved in:
Bibliographic Details
Main Authors DI VINCENZO UMBERTO, BEDESCHI FERDINANDO, MUZZETTO RICCARDO
Format Patent
LanguageKorean
Published 25.03.2021
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:분할 커패시터를 갖는 감지 증폭기를 사용하여 메모리 셀을 판독하는 방법 및 디바이스가 설명된다. 감지 증폭기는 판독 동작의 특정 부분 동안 더 큰 정전용량을 제공하고 판독 동작의 다른 부분 동안 더 낮은 정전용량을 제공하도록 구성될 수 있는 제1 커패시터 및 제2 커패시터를 포함할 수 있다. 일부 경우에, 제1 커패시터 및 제2 커패시터는 더 높은 정전용량을 제공하기 위해 판독 동작의 제1 부분 동안 신호 노드와 전압 소스 사이에 병렬로 결합되도록 구성된다. 제1 커패시터는 제2 부분 동안 더 낮은 정전용량을 제공하기 위해 판독 동작의 제2 부분 동안 제2 커패시터로부터 분리될 수 있다. Methods and devices for reading a memory cell using a sense amplifier with split capacitors is described. The sense amplifier may include a first capacitor and a second capacitor that may be configured to provide a larger capacitance during certain portions of a read operation and a lower capacitance during other portions of the read operation. In some cases, the first capacitor and the second capacitor are configured to be coupled in parallel between a signal node and a voltage source during a first portion of the read operation to provide a higher capacitance. The first capacitor may be decoupled from the second capacitor during a second portion of the read operation to provide a lower capacitance during the second portion.
Bibliography:Application Number: KR20217007266