SEMICONDUCTOR PACKAGE

본 발명의 기술적 사상은 칩 패드를 포함하는 반도체 칩; 상기 반도체 칩 상의 하부 재배선 구조물로서, 하부 재배선 절연층 및 상기 반도체 칩의 상기 칩 패드에 전기적으로 연결된 하부 재배선 패턴을 포함하는 상기 하부 재배선 구조물; 상기 반도체 칩의 적어도 일부를 덮는 몰딩층; 및 상기 몰딩층 내에 배치된 도전성 포스트로서, 하면은 상기 하부 재배선 구조물의 상기 하부 재배선 패턴에 접촉하고, 상면은 오목한 형상을 가지는 상기 도전성 포스트를 포함하는 반도체 패키지를 제공한다. A semiconductor package inclu...

Full description

Saved in:
Bibliographic Details
Main Authors PARK, JUM YONG, CHUN, JIN HO, JIN, JEONG GI, FUJISAKI ATSUSHI, AN, JIN HO, JEONG, TEA HWA, CHOI, JU IL
Format Patent
LanguageEnglish
Korean
Published 10.02.2021
Subjects
Online AccessGet full text

Cover

Loading…
Abstract 본 발명의 기술적 사상은 칩 패드를 포함하는 반도체 칩; 상기 반도체 칩 상의 하부 재배선 구조물로서, 하부 재배선 절연층 및 상기 반도체 칩의 상기 칩 패드에 전기적으로 연결된 하부 재배선 패턴을 포함하는 상기 하부 재배선 구조물; 상기 반도체 칩의 적어도 일부를 덮는 몰딩층; 및 상기 몰딩층 내에 배치된 도전성 포스트로서, 하면은 상기 하부 재배선 구조물의 상기 하부 재배선 패턴에 접촉하고, 상면은 오목한 형상을 가지는 상기 도전성 포스트를 포함하는 반도체 패키지를 제공한다. A semiconductor package includes a semiconductor chip including a chip pad; a lower redistribution structure on the semiconductor chip, the lower redistribution structure including a lower redistribution insulating layer and a lower redistribution pattern electrically connected to the chip pad of the semiconductor chip; a molding layer on at least a portion of the semiconductor chip; and a conductive post in the molding layer, the conductive post having a bottom surface and a top surface, the bottom surface of the conductive post being in contact with the lower redistribution pattern of the lower redistribution structure and the top surface of the conductive post having a concave shape.
AbstractList 본 발명의 기술적 사상은 칩 패드를 포함하는 반도체 칩; 상기 반도체 칩 상의 하부 재배선 구조물로서, 하부 재배선 절연층 및 상기 반도체 칩의 상기 칩 패드에 전기적으로 연결된 하부 재배선 패턴을 포함하는 상기 하부 재배선 구조물; 상기 반도체 칩의 적어도 일부를 덮는 몰딩층; 및 상기 몰딩층 내에 배치된 도전성 포스트로서, 하면은 상기 하부 재배선 구조물의 상기 하부 재배선 패턴에 접촉하고, 상면은 오목한 형상을 가지는 상기 도전성 포스트를 포함하는 반도체 패키지를 제공한다. A semiconductor package includes a semiconductor chip including a chip pad; a lower redistribution structure on the semiconductor chip, the lower redistribution structure including a lower redistribution insulating layer and a lower redistribution pattern electrically connected to the chip pad of the semiconductor chip; a molding layer on at least a portion of the semiconductor chip; and a conductive post in the molding layer, the conductive post having a bottom surface and a top surface, the bottom surface of the conductive post being in contact with the lower redistribution pattern of the lower redistribution structure and the top surface of the conductive post having a concave shape.
Author AN, JIN HO
JEONG, TEA HWA
CHOI, JU IL
PARK, JUM YONG
FUJISAKI ATSUSHI
JIN, JEONG GI
CHUN, JIN HO
Author_xml – fullname: PARK, JUM YONG
– fullname: CHUN, JIN HO
– fullname: JIN, JEONG GI
– fullname: FUJISAKI ATSUSHI
– fullname: AN, JIN HO
– fullname: JEONG, TEA HWA
– fullname: CHOI, JU IL
BookMark eNrjYmDJy89L5WQQDXb19XT293MJdQ7xD1IIcHT2dnR35WFgTUvMKU7lhdLcDMpuriHOHrqpBfnxqcUFicmpeakl8d5BRgZGhgYGhqYG5oaOxsSpAgDhryFn
ContentType Patent
DBID EVB
DatabaseName esp@cenet
DatabaseTitleList
Database_xml – sequence: 1
  dbid: EVB
  name: esp@cenet
  url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP
  sourceTypes: Open Access Repository
DeliveryMethod fulltext_linktorsrc
Discipline Medicine
Chemistry
Sciences
DocumentTitleAlternate 반도체 패키지
ExternalDocumentID KR20210015071A
GroupedDBID EVB
ID FETCH-epo_espacenet_KR20210015071A3
IEDL.DBID EVB
IngestDate Fri Jul 19 15:39:11 EDT 2024
IsOpenAccess true
IsPeerReviewed false
IsScholarly false
Language English
Korean
LinkModel DirectLink
MergedId FETCHMERGED-epo_espacenet_KR20210015071A3
Notes Application Number: KR20190093355
OpenAccessLink https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20210210&DB=EPODOC&CC=KR&NR=20210015071A
ParticipantIDs epo_espacenet_KR20210015071A
PublicationCentury 2000
PublicationDate 20210210
PublicationDateYYYYMMDD 2021-02-10
PublicationDate_xml – month: 02
  year: 2021
  text: 20210210
  day: 10
PublicationDecade 2020
PublicationYear 2021
RelatedCompanies SAMSUNG ELECTRONICS CO., LTD
RelatedCompanies_xml – name: SAMSUNG ELECTRONICS CO., LTD
Score 3.270611
Snippet 본 발명의 기술적 사상은 칩 패드를 포함하는 반도체 칩; 상기 반도체 칩 상의 하부 재배선 구조물로서, 하부 재배선 절연층 및 상기 반도체 칩의 상기 칩 패드에 전기적으로 연결된 하부 재배선 패턴을 포함하는 상기 하부 재배선 구조물; 상기 반도체 칩의 적어도 일부를 덮는 몰딩층; 및...
SourceID epo
SourceType Open Access Repository
SubjectTerms BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
Title SEMICONDUCTOR PACKAGE
URI https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20210210&DB=EPODOC&locale=&CC=KR&NR=20210015071A
hasFullText 1
inHoldings 1
isFullTextHit
isPrint
link http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwY2BQATZBQcdCWehaJFsk6ZokW5rqJgJrMWDGS7MwTk4CnYQKGu_w9TPzCDXxijCNYGLIge2FAZ8TWg4-HBGYo5KB-b0EXF4XIAaxXMBrK4v1kzKBQvn2biG2LmrQ3jGo_2JooObiZOsa4O_i76zm7GzrHaTmFwSRMwC3fhyZGViBDWlzUH5wDXMC7UspQK5U3AQZ2AKA5uWVCDEwZecLM3A6w-5eE2bg8IVOeQOZ0NxXLMIgGgwKNH8_l1DnEP8ghQBHZ29Hd1dRBmU31xBnD12g-fFw78R7ByE7xliMgQXY0U-VYFAwNrNITTFKMbdITUo0MU1OAZZDZskWxgaJiclpFmZmJpIMMvhMksIvLc3ABeKCVhwbGsgwsJQUlabKAivUkiQ5cDgAABB9dIA
link.rule.ids 230,309,783,888,25576,76876
linkProvider European Patent Office
linkToHtml http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwY2BQATZBQcdCWehaJFsk6ZokW5rqJgJrMWDGS7MwTk4CnYQKGu_w9TPzCDXxijCNYGLIge2FAZ8TWg4-HBGYo5KB-b0EXF4XIAaxXMBrK4v1kzKBQvn2biG2LmrQ3jGo_2JooObiZOsa4O_i76zm7GzrHaTmFwSRMwC3fhyZGViBjWxzUH5wDXMC7UspQK5U3AQZ2AKA5uWVCDEwZecLM3A6w-5eE2bg8IVOeQOZ0NxXLMIgGgwKNH8_l1DnEP8ghQBHZ29Hd1dRBmU31xBnD12g-fFw78R7ByE7xliMgQXY0U-VYFAwNrNITTFKMbdITUo0MU1OAZZDZskWxgaJiclpFmZmJpIMMvhMksIvLc_A6RHi6xPv4-nnLc3ABZICrT42NJBhYCkpKk2VBVauJUly4DABALH-d3M
openUrl ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=SEMICONDUCTOR+PACKAGE&rft.inventor=PARK%2C+JUM+YONG&rft.inventor=CHUN%2C+JIN+HO&rft.inventor=JIN%2C+JEONG+GI&rft.inventor=FUJISAKI+ATSUSHI&rft.inventor=AN%2C+JIN+HO&rft.inventor=JEONG%2C+TEA+HWA&rft.inventor=CHOI%2C+JU+IL&rft.date=2021-02-10&rft.externalDBID=A&rft.externalDocID=KR20210015071A